1965
Г.С. Смирнов
СССР: Во время космического полёта Алексей Леонов впервые в мире вышел в открытый космос.
Принят на вооружение истребитель-перехватчик с дельтавидным крылом Су-15 (V=2230 км/ч, L=1210 км.). Принята на вооружение МБР С.П. Королева Р-9А, способная доставить боезаряд мощностью до 10 Мт. Началась разработка ракеты “Пионер” для мобильного комплекса: дальность – 4400 км; до трёх боеголовок индивидуального наведения мощностью до 0,15 Мт каждая и до 18 ложных боеголовок. Начались лётные испытания системы морской космической разведки и целеуказания. Разработан эскизный проект системы контроля космического пространства, на которую возложены функции обнаружения, сопровождения и распознания ИСЗ; начато строительство Центра контроля космического пространства, в котором должны будут работать ЭВМ 5Э51.
С.А. Лебедевым и И.К. Хайловым завершён эскизный проект перевозимого вычислительного комплекса 5Э65 для обеспечения проведения исследований в полевых условиях с высокой степенью достоверности. Решено создать в НИИ-88 большой Командно-вычислительный Центр с новыми ЭВМ (М-220, Урал-11БВ, БЭСМ-6 и МО-9). Центр микроэлектроники, ИТМ и ВТ и ИНЭУМ получили задание дать предложения по созданию суперЭВМ для системы ПРО А-35. НИИСчётмаш получил задание специализироваться на разработке устройств ввода-вывода для ЭВМ. Образован МИЭТ. Создана первая микросхема “Иртыш”, разработаны микросхемы ТС-100 для высотомера системы наведения баллистической ракеты, завершена разработка транзисторов “Плоскость”, необходимых для изготовления гибридных микросхем. В серийном производстве машины на схемах ДТЛ: “Урал-11” и “Урал-14”.
США: Стали поступать на вооружение шахтные твердотопливные ракеты “Минитмен-2” (с бортовым компьютером Д-37С, содержащим 8 наборов целей), способные доставить боеголовку мощностью 1,5 Мт на расстояние до 11500 км с точностью 900 м. Принята программа “Посейдон”, предусматривавшая разработку ракеты “Посейдон С-3” с 10 ядерными боеголовками индивидуального наведения. Созданы зарубежные наземные большие радарные системы раннего предупреждения, наземная система обнаружения антибаллистических ракет, корабельная многоцелевая многоканальная радиолокационная система, система на спутниках для инфракрасного обнаружения межконтинентальных антибаллистических ракет и система управления траекторией и огнём.
В США с апреля начались поставки 12-разрядных миниЭВМ PDP-8, продолжавшиеся (с многократными модернизациями) около 20 лет. В серийном производстве машины на схемах ДТЛ: IBM-360/50, IBM-360/30, Spectra-70/25 (Англия). Введена в строй первая коммерческая система с разделением времени, количество видеотерминалов в США в следующем году – не более 500. Сотрудниками Дартмутского колледжа (США) Дж. Кемени и Т. Курцем создан язык Бейсик.
1. Носов Ю.Р. Полупроводниковые импульсные диоды. “Советское радио”, 1965.
2. Будинский Я. Транзисторные переключающие схемы. –М.: “Связь”, 456 с., 1965.
Согласно редакторам В. Гринкевичу и З. Кохановой, книга представляла полное и систематизированное описание принципов построения, работы и расчёта переключающих схем на полупроводниковых приборах (РТЛ, НСТЛ, ДТЛ, ЭСЛ и др.). В ней указано, что транзисторы, изготавливаемые методом вытягивания из расплава, не пригодны для переключающих схем из-за большого остаточного напряжения во включённом состоянии. Сплавные транзисторы, включая высоковольтные и мощные, вполне пригодны для таких схем. Более поздние транзисторы с поверхностно-барьерным слоем имеют повышенную предельную частоту (до 50 МГц) и применяются в схемах с непосредственной связью (НСТЛ). Для дальнейшего повышения предельной частоты в три-четыре раза транзисторы стали изготавливать с базой, которую получали с использованием диффузии. Дрейфовые транзисторы допускали большую рассеиваемую мощность, обладали весьма стабильным коэффициентом усиления в рабочем диапазоне температур и имели предельную частоту до 500 МГц, что позволяло получить время переключения 5-20 нс. Но и этот частотный предел позже был увеличен до 1000 МГц в транзисторах, изготовленных по иной технологии. Новейшие эпитаксиальные кремниевые транзисторы не чувствительны к изменению температуры от –55 до +170 градусов. Несколько страниц книги посвящены МОЗУ: показаны схемы генератора тока и однокаскадного усилителя считывания, относившиеся к первым попыткам построить электронное обрамление на полупроводниковых приборах для ферритовой памяти.
3. Харли Р.Б. Логические схемы на транзисторах. Пер. под ред. Д.Ю. Панова, –М.: Мир, 1965.
Бывший преподаватель Калифорнийского университета стал консультантом корпорации IBM. Характерен инженерный подход автора к изложению материала, который, по мнению редактора перевода, достаточно полный и хорошо продуман; другим же может показаться “рыхлым” для инженеров: всё же он построен на базе университетского ранее читавшегося курса. Скудная библиография. Оригинал издан в 1961 г. Рассмотрены транзисторные ключи, схемы с переключением напряжения или тока, триггеры, счётчики и одновибраторы.
4. Елисеев В.К., Левин Г.Н. Полупроводниковый стабилизатор напряжения. “Обмен опытом в радиоэлектронной промышленности”. №10/1965, с. 56-58.
Авторы – ведущие разработчики источников питания ряда полупроводниковых машин “Урал”.
5. Колосов А.А., Горбунов Ю.И., Наумов Ю.Е. Полупроводниковые твёрдые схемы. –М.: Советское радио, 1965.
А.А. Колосов вопросами микроминиатюризации начал заниматься в КБ-1. Книга – первая в нашей стране попытка систематического изложения вопросов, относящихся к полупроводниковым твёрдым схемам: электроника твёрдого тела, физические процессы в полупроводниках и их использование для получения микросхем. Кратко рассмотрены РТЛ, ДТЛ, ТСНС, ЭСЛ, в том числе производившиеся фирмой TI серии SN51 и SN53 с небольшой номенклатурой элементов. Монография включает материалы курса лекций, прочитанных авторами в 1961—1963 годах в знаменитом МФТИ. Приобретение мною и чтение книги имели целью оценить возможности использования таких схем в новых “уральских” ЭВМ.
6. Holland L., ed. Thin Film Microelectronics. Chapman and Hall Ltd. London, 1965.
Коллективная монография о свойствах, возможностях плёночных пассивных и активных компонент и о современных способах изготовления и контроля параметров тонких плёнок. Перевод с английского – (Холланд Л., ред, 1968).
7. Meyer C.S., Hamilton D.J., Lynn D.K.(ed) Analysis and Design of Integrated Circuits, McGraw-Hill Book Company, New York, 1965.
Анализ и проектирование интегральных схем.
8. Rapp A.K. MOS Integrated Logic Nets. Microelectronics and Large Systems. Spartan Books, Washington, pp. 129-140, 1965.
Рассмотрена реализация схем “НЕ”, “НЕ-ИЛИ”, “НЕ-И”, регистра сдвига и делителя частоты на МОП-транзисторах. Русский перевод под редакцией В.Г. Толстова опубликован в 1967 году.
9. Sack E.A. Complex Digital Integrated Circuits: An Opportunity for the Logic Designer. Microelectronics and Large Systems. Spartan Books, Washington, pp. 141-155, 1965.
Показана пластина кремния с 600 ДТЛ-схемами (“НЕ И”), которую после проверки с помощью зонда разрезали и монтировали согласно заданной конфигурации в корпус микросхемы, в котором лишь недавно стали размещать в производственных условиях одноразрядный регистр сдвига или счётчик (в лабораторных – четырёхразрядный регистр сдвига). Типовая ДТЛ-схема размещалась на площади 0,8 кв. мм. Серийно выпускались микросхемы с 2, 3 или 4 вентилями в одном корпусе с размером 6 х 6 кв. мм. С учётом возможного выхода годных схем и требуемого количества контактов в корпусе автором рассмотрен вопрос, какие более сложные в функциональном отношении схемы целесообразно размещать на пластине (дешифратор на 16 состояний, четырёхразрядная схема переноса, двухразрядный сумматор-вычитатель и другие), хотя для более сложных потребуется площадь до 9 х 9 мм. Можно ожидать в ближайшее время появление микросхем с 25-40 вентилями в корпусе. Мы прочитали об этом позже: в русском переводе, выполненном под редакцией В.Г. Толстова (1967).
10. Minnick R.C. Application of Cellular Logic to the Design of Monolithic Digital Systems. Microelectronic and Large Systems. Spartan Books, Washington, pp. 225-247, 1965.
Об исследовании возможности использования матриц с простыми внутренними связями в монолитных цифровых системах. В малоинтегрированных микросхемах соединения входов и выходов вентилей к контактам корпуса обычно выполняют приваркой проволочек, остальной монтаж – на печатной плате. В предположении, что на пластине кремния в последующее время можно будет размещать до нескольких тысяч активных компонент и выход годных будет близок к 100 %, автор рассмотрел вопрос о матрице с дискретно настраиваемыми элементами. Причём каждый из этих элементов помимо двух входов и двух выходов имел бы по 4 входа для настройки на любой из 16 вариантов схемы: “И”, “ИЛИ”, “НЕ”, “НЕ-И”, “НЕ-ИЛИ”, “ИСКЛЮЧАЮЩЕЕ ИЛИ”, “РАВНОЗНАЧНОСТЬ”, “ИМПЛИКАЦИЯ”, “ОТРИЦАНИЕ ИМПЛИКАЦИИ”. Показана ДТЛ-схема, реализованная таким образом, и доказано, что любая логическая схема может быть построена подобно. См. (Толстов В.Г., ред., 1967)
11. Springfield W.K. Designing transmission lines into multilayer circuit boards. Electronics, pp. 90-96, 1965.
О проектировании линий связи в многослойной схеме, которые появились лишь в последние годы. См. также: Брук Б.И., Любович Л.А. Некоторые вопросы высокочастотных связей быстродействующих ЦВМ. ИТМ и ВТ АН СССР, 1968.
12. Преображенский А.А. Магнитные материалы. –М.: “Высшая школа”, 1965.
Учебное пособие для студентов электро- и радиотехнических специальностей вузов содержало краткое изложение технологии изготовления и (ещё более краткое) изложение контроля ферритовых сердечников с ППГ.
13. Elfant R.F. Report on the 1965 INTERMAG Conf., IEEE Spectrum, v. 2, №7, pp. 118-119, 1965.
О международной конференции см.: Физика, реферативный журнал, сводный том, 4Е637, 1966. См. также работу Magnetics advanced by computer needs. Electronic Design, v. 13, №11, pp. 6-9, 1965
14. Магнитные цифровые элементы. –М.: Наука, 1965.
Труды IX Всесоюзного совещания по магнитным элементам автоматики и вычислительной техники под ред. М.А. Розенблата (Ереван, 1963).
15. Боярченков М.А. Всесоюзное совещание по магнитным элементам автоматики и вычислительной техники. Автоматика и телемеханика, 1965, т. 26, №5, с. 938-942.
16. Лисицын Г.Ф., Овчинников В.М. Титов Д.Г. Комплекс феррит-транзисторных элементов с тактовой частотой 100 кГц. –М.: Труды МЭИ, вып. 60, 1965, с. 139-153,
Выпускник ЭВПФ МЭИ с коллегами о комплексе элементов, интересовавших тогда разработчиков аппаратуры для сложных условий эксплуатации.
17. Шорыгин А.П. Магнитные элементы вычислительных машин. “Высшая школа”, –М.: 1965.
Пособие для заочников с весьма доходчивым изложением вопросов построения ферритовой памяти. Рассмотрены магнитные элементы переключающих, логических и запоминающих устройств. Изложены принципы построения запоминающих устройств на ферритовых сердечниках, магнитных барабанах, лентах и дисках. Не приобрести такую книгу я не мог.
18. Шамаев Ю.М. Динамические характеристики сердечников и работа на частных циклах в сверхоперативных запоминающих устройствах. “Труды МЭИ”, вып. LX, ч. 2, 1965.
Такие издания к нам в НИИУВМ не поступали, тематика становилась известной по переводам зарубежных источников.
19. Офенгенден Р.Г., Серман В.З. Устройство для автоматической сортировки магнитных сердечников с ППГ. Авторское свидетельство №169682. Бюллетень изобретений и товарных знаков. №7, 1965.
В НИИУВМ было приняты иные решения. В текущем году Пензенским заводом ВЭМ по документации В.Г. Желнова были изготовлены 25 автоматов У-700 (У-701) для Астраханского завода “Прогресс” и для Кузнецкого завода приборов №2. Мы с Г.И. Нефедовым подготовили эталонные образцы сердечников для этих автоматов. Началось производство сердечников С-1 для матриц МЭ-4/МЭ-4В МОЗУ ряда ЭВМ “Урал”.
20. Попов В.М. Казюгин В.А. и др. Устройство для автоматической рассортировки микроминиатюрных ферритовых сердечников. Авт. свид. №170577, Бюллетень изобр. и товарн. знаков, №9, 1965.
Подобные разработки уступали автоматам У-700 по точности задания токовых импульсов, стабильности их амплитуд, по точности оценки амплитуд считанных с испытываемого сердечника сигналов. Все-таки автомат У-700 назван “лучшим в стране”.
21. Тарасов С.И. Компенсационное устройство для разбраковки магнитных сердечников. Авт. свид. №173836, Бюлл. изобр. и товарн. знаков, №16, 1965.
22. Jones R. Plated circuit magnetic core array. РЖ Автоматика, телемеханика и вычислительная техника, сводный том, 10А390П, 1965.
23. Стенд проверки матриц СПМ-3. Акт передачи. Пенза, НИИУВМ, март 1965.
Это БНФ-1, доработанный для проверки матриц МЭ-4/МЭ-4В в термостате, при повышенной рабочей температуре (+ 48 градусов). Определялись области устойчивой работы при изменении токов возбуждения запоминающих сердечников матрицы. После длительной опытной эксплуатации в НИИУВМ, а потом и на заводе по этому документу официально передан Кузнецкому заводу приборов №2 для продолжения серийного выпуска матриц. Работу выполнили Г.С. Смирнов, А.И. Гневшев, И.Т. Шульпин, К.Е. Юренков и другие.
24. Стенд для проверки матриц У-711. Комплект КД. Пенза, НИИУВМ, 1965.
Стенд построен по схеме одноразрядного ферритового накопителя (на базе У-451) с управлением от устройства У-725. На месте ферритового куба установлен термостатированный блок с приспособлением для зажима матриц МЭ-4 и карман для термоподготовки матриц, подлежащих проверке. Матрицы контролировались по областям устойчивой работы. Тракт считывания и регенерации нормированы. Изготовление стенда для Астраханского завода “Прогресс” выполнено на заводе ВЭМ. Производство матриц МЭ-4 с использованием стенда в Астрахани началось в текущем году. Поставка изготовителю МОЗУ матриц исключала необходимость весьма нежелательного входного контроля ферритовых сердечников при кооперации на более низком уровне поставляемых изделий. Разработали стенд под руководством Г.С. Смирнова Ю.Ф. Филатов, Г.И. Нефедов, В.Е. Чернов и другие.
25. Стенд для проверки кубов У-715. Комплект КД. Пенза, НИИУВМ, 1965.
По моей инициативе было решено на Астраханском заводе “Прогресс” в качестве конечного продукта для устройств У-451 машин “Урал” изготавливать и поставлять заводу ВЭМ ферритовые термостатированные кубы КФТ-7, при этом устранялась необходимость проведения входного контроля ферритовых сердечников и матриц. По соображениям обеспечения трудно достижимой высокой точности измерений это представлялось нежелательным. Был разработан стенд проверки кубов У-715 в виде полноразрядного ферритового накопителя (на базе У-451) с управлением от устройства У-725. Кубы КФТ-7 проверялись по областям устойчивой работы, которая должна была допускать 10-процентное отклонение возбуждающих запоминающие сердечники токов. Каналы считывания и регенерации были нормированы. Стенд был изготовлен на заводе ВЭМ и передан Астраханскому заводу “Прогресс”, где в текущем году впервые в стране началось производство кубов памяти со схемой выборки 3D. Разработали стенд под руководством Г.С. Смирнова Ю.Ф. Филатов, Г.И. Нефедов и др.
26. Brown I.R. A ferrite core memory seen as a transmission line. Computer Design, p. 44-54, Jan. 1966.
Оценка влияния задержек сигналов в ферритовой памяти. Автор выполнил также оригинальные исследования вторичных характеристик ферритовых сердечников. Интересная работа!
27. Зыков Ф.Н. Элементы расчёта трансформаторных дешифраторов, работающих по принципу суммирования напряжения. Труды семинара “Информационные управляющие системы”. Секция кибернетики КДНТП, вып. 1, Киев, 1965.
Схема суммирования напряжения на выходных обмотках трансформаторного дешифратора была предложена (Takahasi H., 1959). С появлением необходимости разработки ферритовой памяти большой ёмкости (с малым tц) с электронным обрамлением на полупроводниковых приборах разработчики (автор – один из них) вновь обратились к матричным переключателям различных модификаций (Rhodes W.H., 1961), (Allen C.A., 1961). В Москве метод, подобный предложенному Takahasi, стал использоваться группой В.Н. Осокина при построении МОЗУ ёмкостью 16384 слова.
28. Зыков Ф.Н. Об одном способе синтеза дешифраторов с распределённой нагрузкой. “Кибернетическая техника”, изд. “Наукова думка”, Киев, 1965.
29. Ефремов В.Д., Калинг В.А., Мараховский В.Б. Принцип распределения тока и перспективы его применения для цифровых устройств. “Цифровые измерительные и управляющие устройства”, Труды ЛПИ, №256, “Энергия”, 1965.
Приведен расчёт дешифратора.
30. Образцов В.В. Малоэлементные дешифраторы. “Техническая кибернетика”. №1, 1965.
Предложена двухвходовая схема совпадения с одним диодом, позволявшая уменьшить в дешифраторе количество диодов.
31. Вычислительная техника. Сб. статей. Ред. А.М. Оранский, изд. “Наука и техника”, Минск, 1965.
Здесь:
- Самуйлова В.Н., Вялевко В.В., Самуйлова Н.Н. Быстродействующий полупроводниковый дешифратор.
- Самуйлова В.Н. Методика расчёта схем форсирования полупроводникового дешифратора.
32. Semiconductor and Component Catalog. TI Dallas, USA, 1965.
См. также работы В. Долкарта (1967) и R.L. Hobbs (1968). Интегрированные (в одном корпусе) транзисторы (например, 3 шт.) использовались с миниатюрными импульсными трансформаторами для построения формирователей (ключей напряжения) ферритовой памяти. Такие схемы переключали ток до 400 мА при питающем напряжении 15 В. Отечественная промышленность первоначально стала выпускать интегрированные слаботочные диодные схемы (A-247), которые мы применили в У-465МВ, а позже – сильноточные (2Д917 и др.) и схему 2ТС613, содержавшую 4 транзистора: её мы использовали в каналах регенерации ферритовой памяти У-3203, У-3209 и др. Позже у нас появились гибридные микросхемы 248АА1. В каталоге приведены параметры мощного интегрального транзисторного переключателя, выполненного по схеме Дарлигтона с защитным диодом, а также интегральная схема мощного инвертора, которую применили в одностороннем ЗУ на ТМП (Khambata A.J., 1964) для переключения за 120-190 нс. импульсов тока величиною 200 мА и 600 мА. Подобные же схемы применимы в ферритовой памяти умеренного быстродействия (Авсеев В.З., 1971). В каталоге приведены интегральные схемы линейных высокочастотных усилителей серии 55, включая усилитель считывания SN5500 для ферритовой памяти с циклом до 2 мкс; порог срабатывания 15-19 мВ при зоне нечувствительности 1 мВ, задержка 75 нс. Схема усилителя считывания показана в работе В. Долкарта (1967).
33. Integrated amplifiers are flexible at high-frequencies. Electronic Design, v. 12, p. 64, №8, 1965.
Сообщение об интегральном высокочастотном усилителе, по своей схемотехнике близком к каналу считывания МОЗУ. О таких усилителях см.: Electrical Design News, v. 10, №6, pp. 12-13, 1964.
34. Talley J. Designing an Integrated Circuit sense amplifier. Electronic Equipment Engineering, v. 13, №9, p. 56-61, 1965.
О проектировании интегрального усилителя воспроизведения. К таким сообщениям мы уже относились с большим интересом. Первой использованной нами в МОЗУ У-460 монолитной микросхемой усилителя считывания стали схемы “Исполин” зеленоградского производства.
35. Накопитель ферритовый У-451А. КД, Пенза, НИИУВМ, 1965.
Разработана модификация ферритового накопителя У-451 в виде тумбы для подключения к столообразному процессору машины “Урал-11А”. Основные технические параметры, включая информационную ёмкость и быстродействие, сохранились. Разработчики: Г.С. Смирнов, В.П. Бучина и др.
36. Датчик отклонения сетевого напряжения. Комплект КД, Пенза, НИИУВМ, 1965.
Выходное напряжение двуполупериодной трёхфазной схемы (Ларионова) выпрямления сравнивалось с эталонным постоянным напряжением и при отклонении от номинального значения на величину, превышавшую допустимую, вырабатывался сигнал на блокировку обращений ко всем модулям МОЗУ; с помощью подключенных групп конденсаторов к входным цепям стабилизаторов вторичного напряжения (П-1 и П-6) обеспечивалось запаздывание выключения выходного напряжения стабилизаторов для обеспечения штатных условий выключения схем МОЗУ, включая релейную блокировку цепей подачи координатных импульсов тока в ферритовый куб. Датчик оформлен как функционально и конструктивно законченное изделие. Устанавливался в пульт управления машины (“Урал-14”, “Урал-16”). Разработчики Г.С. Смирнов, А.А. Михайлов и другие.
37. Накопитель ферритовый У-450Г. Комплект КД. –М.: НИИАА, 1965.
Модификация накопителя У-450 для работы с двумя ЭВМ в комплексе 15Э1. Ёмкость – 4096х26 бит. Ведущий разработчик – А. Холедов, консультант – Г.С. Смирнов. См. ГКИО Гос. Реестр НИ и ПКР, работа №57099, 1966.
38. Система оперативной памяти на устройствах У-451В и У-450Г. Журнал наладки, –М.: завод САМ, 1965.
Завершилась наладка системы оперативной памяти, в составе которой находилось 7 модулей У-451В (8192х26 бит) и один У-450Г (4096х26 бит). Выходы этих модулей были объединены кабельными линиями связи для передачи данных в машину, а входы – кабельными линиями связи приёма данных из машины “Урал-14В”. Матрицы МЭ-4В с приёмкой Заказчика поставлялись Кузнецким заводом приборов №2. Система была снабжена средствами защиты хранившейся в накопителях информации при отключениях и включениях первичного напряжения питания. Исполнители Г.С. Смирнов, А.А. Михайлов, К.Е. Юренков, А.Ф. Тегель, Г. Гущина и сотрудники отдела Л.Г. Арзуханяна СКБ завода.
39. Грязнов Н.М. МОЗУ для информационно-логической машины. Журнал научно-технической информации, №1, 1965.
Об устройстве с выбором 2D с нехарактерной для такой схемы выбора ёмкостью 16К слов.
40. Крайзмер Л.П. Запоминающие устройства. М.-Л.: “Энергия”, 1965.
Популярное изложение техники запоминающих устройств. Сообщено, что МОЗУ нашли применение в машинах БЭСМ-1, БЭСМ-2, “Минск”, “Раздан”, “Урал-2” и других.
41. Werner G.E., Whalen R.M. A 375-nanosecond main memory system utilizing 7-mil cores. AFIPS Proc., Fall Joint Computer Confer., 1965.
В те годы такая работа оценивалась как выдающийся эксперимент корпорации IBM, продемонстрировавший возможности ферритовых ЗУ. Организация ЗУ: 2048 288-разрядных слов, схема выбора – 2D. Материал стал широко известным благодаря изданию русского перевода под редакцией А.А. Крупского (1968).
42. Gilligan T.J., Persons P.B. High speed ferrite 2,5D memory, AFIPS 1965 Fall Joint Computer Conf., v. 27, pt. 1, pp.1011-1022, 1965.
После ряда лет забвения обращение к организации типа 2,5D для достижения (при наличии быстрых логических схем и микроферритов) высокой скорости работы: 1-1,5 мкс. Перевод выполнен под редакцией А.А. Крупского (1968). Позже по схеме выбора 2,5D будут построены в НИЦЭВТе МОЗУ ЕС-3203 и ЕС-3205.
43. Petschauer R.J., Andersen G.A., Neumann W.J. A large-capacity, low-cost core memory. Proc. IFIP Congress, 1965.
Авторы утверждали, что при ёмкости 10 млн. бит стоимость пакета матриц составит 80-90 % от стоимости ЗУ.
44. Китович В.В. Оперативные запоминающие устройства на магнитных сердечниках и тонких пленках. –М.: “Энергия”, 1965.
Тематика докторской диссертации автора, сотрудника НИЭМ.
45. Оперативные и постоянные ЗУ. Сб. статей, ред. Л.П. Крайзмер. –М.: “Энергия”, 1965.
Здесь: – Раскина И.М. Исследование работы ферритовых сердечников с ППГ на частных циклах, с. 38-46.
46. Beveridge R.W. The microbiax memory element. Wescon/65 Technical Papers, Los Angeles, 1965.
С целью снижения токов возбуждения фирмой “Райтеон компьютер” изготовлен микробиакс (0,76х0,76х1,27 мм.). В 1963 г, после защиты аван-проекта по машинам “Урал” второго поколения и неподключения сторонних предприятий к реализации утвержденного проекта в Пензенском НИИУВМ разработка ЗУ на биаксах была прекращена.
47. Petersen M.G. An NDRO airborne memory system utilizing the microbiax element. Wescon/65 Technical Papers, Los Angeles, 1965.
Фирмой Honeywell на микробиаксах построено ЗУ ёмкостью 4096 25-разрядных слов для летательных аппаратов. См. также работу В. Долкарта (1967). Память на микробиаксах есть в машине Alert (H387), причём электронное обрамление выполнено с использованием пяти специальных интегральных схем: усилителя считывания, возбудителя слова, дешифратора записи, дешифратора возбуждения и диодной матрицы (Electronic News, v. 10, №500, pp. 4-5, 1965).
48. Bienhoff M., Camarata J., Sherman M. Some considerations in the design of plated wire memory systems. Proc. National Symposium on the Impact of Batch Fabrication of Future Computers, Los Angeles, Calif., April 6-8, 1965.
Сообщено о разработке ЗУ ёмкостью 8192 72-разрядных слова с tц= 120 нс. В серийных же ЭВМ IBM-360 использовались только ЗУ на ферритовых сердечниках.
49. Устройство контроля накопителей У-726. Комплект КД. НИИУВМ, 1965.
Аналогичное устройству У-725, но более компактное и на колесах для оперативного перемещения по машинному залу. Сочленение с накопителями – разъёмное. Разработчики Смирнов Г.С., Глазунов Г.Ф. и др.
50. Perkins H.A., Schmidt D. Integrated semiconductor memory systems. AFIPS Conf. Proc., Fall Joint Computer Conf., v. 27, pt. 1, pp. 1053-1064, 1965.
Об интегрированной полупроводниковой памяти – новом направлении поисковых работ. Следует обратить внимание на статью разработчика первой советской логической микросхемы Б.В. Малина и его коллег “Микроминиатюризация полупроводниковых устройств хранения дискретной информации” (Микроэлектроника. Под ред. Ф.В. Лукина, вып. 1, –М.: Сов. радио, 1967. с. 239-256).
51. Schmidt J.D. Integrated MOS- random-access memory. Solid State Design, v.6, №1, pp. 21-25, 1965
Фирма Fairchild Semiconductor разрабатывает запоминающее устройство на основе металоокисных полупроводников: в одной микросхеме, в корпусе ТО-5 16х4 бита с адресным дешифратором, адресными возбудителями и вентилями для записи информации, при этом рассеиваемая мощность 0,6 мВт на бит.
52. Louis H.P., Shevel W.L. Storage systems – present status and anticipated development. Trans. IEEE, v. MAG-1, №3, 1965.
Обзор запоминающих систем в специальном выпуске журнала.
53. MacKenze F.B. Automated Secondary Storage Management. Datamation, №11, pp. 24-28, 1965.
Об автоматизированном управлении вспомогательной памяти.
54. Wilkes M.V. Slave memories and dynamic storage allocation. IEEE Trans. Electron. Comput., v. EC-14, pp. 270-271, Apr. 1965.
В работе “Look aside memory implementation” (Project MAC Memo. MAC-M-99, Aug. 1963) F.F. Lee рассмотрел реализацию памяти, названную Блумом и другими как память “просмотра вперёд”, и реализацию slave-памяти для запоминания последних использованных команд, своего рода варианта кэш-памяти. Морис Уилкс продолжил рассмотрение применения такой памяти. Развитие идеи см. у Гибсона (Gibson D.H., 1967).
55. Rajchman J.A. Memories in present and future generations of computers, IEEE Spectrum, v. 2, №11, p. 90, 1965.
Обзор известного разработчика магнитных запоминающих устройств. Отмечено, что фирма RCA для машин Spectra-70 изготавливает модули ферритовой памяти по схеме 3D от 4096х8 бит (tц=2,0 мкс.) до 135168х8 бит (tц=0,84 мкс.).
56. Хопнер Э. Повышение плотности записи на магнитный носитель в вычислительных машинах. Пер. с англ. под ред. О.П. Васильева, М-Л., Энергия, 1965.
Оригинал: Hopner E. An Investigation of Binary Recording Density Limitation in Computer Applications. New York, 1962.
57. Зайцева П.В., Соколов В.В. Алфавитно-цифровое печатающее устройство для вывода информации из ЭВМ. Сб. “Вычислительная и организационная техника в строительстве и проектировании”, вып. 3, –М.: ГИПРОТИС, 1965, с. 33-39.
Описано использование У-543 в БЭСМ-2М подобно нашему применению этого устройства в ЭВМ “Урал-2”.
58. Совета Н.Н. Быстродействующие печатающие устройства. –М.: Машиностроение, 1965.
Рассмотрена, в частности, блок схема и принцип действия “уральских” устройств печати алфавитно-цифровой информации и графиков У-543 и У-545, разработанных нами в 1960 и 1961 гг. В 1971 году автор в следующей монографии пересказал эти сведения и заключил: “Устройства У-543 и У-545 целесообразно использовать с отечественными машинами типа “Урал”, БЭСМ-2М, выполненных на ламповых элементах”. Им же приведены технические характеристики некоторых отечественных быстродействующих печатающих устройств, включая У-545: набор печатавшихся знаков – до 80, ширина строки – до 128 знаков, скорость печати – до 300 строк в мин., блок печати У-544 с размерами 660х1278х1268 мм, блок электронного управления У-550 – 460х636х1910 мм.
59. Вводные и выводные устройства ЭВМ. Каталог, изделия радиопромышленности, т. IV, Вычислительная техника, НИИТЭИР, 1965.
Приведены сведения и об “уральских” устройствах.
60. Устройство для подготовки перфокарт У-105. Комплект КД. Пенза, НИИУВМ, 1965.
Внемашинная поколонная перфорация с кодированием информации по коду “3 из 6”. Ведущий разработчик – В.Ф. Куничкин, Реестр ГКИО, работа №55403. Опытный образец устройства У-105 изготовлен в НИИУВМ, серийный выпуск – на Пензенском заводе САМ.
61. Устройство для приготовления перфолент У-107. Комплект КД. Пенза, НИИУВМ, 1965.
Внемашинная перфорация бумажной ленты в коде “3 из 6”. Использовался перфоратор ПЛ20-2. Разработано в отделе Е.Б. Рассказова. Промышленный выпуск устройства У-107 – на Пензенском заводе САМ.
62. Устройство для контроля перфокарт У-145. Комплект КД. Пенза, НИИУВМ, 1965.
Ведущий разработчик в отделе Е.Б. Рассказова – Н.Ф. Атапин. Рег. №55406 ГКИО. Опытный образец устройства У-145 изготовлен в НИИУВМ, серийный выпуск – на Пензенском заводе САМ.
63. Устройство У-215 для считывания перфокарт. Комплект КД. Пенза, НИИУВМ, 1965.
Считывание построчно или поколонно с контролем. Буфер на ферритовых матрицах МЭ-6 и модулях М-1 … М-7 лаборатории ферритовой памяти. Оборудование: шкаф Ш-1 и ВУ-700-2. Скорость – до 700 карт/мин. Разработчики – А.Ф. Макеев, И.В. Урнев, Л.А. Жогова и другие. Рег. №55408 ГКИО, 1966. Опытный образец устройства У-215 изготовлен в НИИУВМ годом ранее, серийное производство – на Пензенском заводе ВЭМ.
64. Устройство У-225 для считывания с телеграфной ленты. Комплект КД. Пенза, НИИУВМ, 1965.
Оборудование: шкаф Ш-1 с механизмом ФСМ-3. Скорость – до 1000 знаков/мин. Разработчики – Е.Г. Казаров и другие. Рег. №55401 ГКИО, 1966. . Опытный образец устройства У-225 изготовлен в НИИУВМ, серийное производство – на Пензенском заводе ВЭМ.
65. Устройство У-230 для считывания с перфоленты и вывода на печать. Комплект КД. Пенза, НИИУВМ, 1965.
Устройство У-230 обеспечивало ввод в ЭВМ информации, представленной в международном телеграфном коде или в коде “три из шести”. Вывод информации, кодированной 8-битовыми слогами. Оборудование: стол с механизмом ФСУ-1 и печатающей машинкой. Скорость считывания – 100/200 строк/с. Скорость печати – 8 зн/с. Разработчики отдела Е.Б. Рассказова. Опытный образец устройства изготовлен в НИИУВМ.
66. Коммутатор с преобразованием непрерывных величин в дискретные У-250. Комплект КД. Пенза, НИИУВМ, 1965.
Разработанное и налаженное устройство У-250 предназначалось для комплектования по заказам машин “Урал” полупроводникового ряда. Количество каналов – 128, погрешность преобразования непрерывной величины – 0,1 процента, время преобразования по одному каналу – не более 1 мс. Конструктивное исполнение – 1 шкаф Щ-1. Разработчики Елисеев В.К. и другие.
67. Устройство У-525 для перфорирования карт из машины. Комплект КД. Пенза, НИИУВМ, 1965.
Из машины устройство У-525 получало 24-битовые данные. Перфорировались 80-колонные карты. Выполнялось сравнение машинных данных с отперфорированными. Оборудование: шкаф Ш-1, перфоратор ПИ-80-М2. Скорость – до 120 карт/мин. Ведущий разработчик Е.Л. Абрамов. Рег. №55397 ГКИО. Серийное производство – на Пензенском заводе САМ.
68. Устройство У-535 для перфорирования лент из машины. Комплект КД. Пенза, НИИУВМ, 1965.
Ширина ленты 17,5/22,5/ 25 мм. Оборудование: шкаф Ш-1 с двумя встроенными механизмами перфорирования ПЛ20-2. Скорость перфорирования – до 20 строк/с. Устройство У-535 разработано в отделе Е.Б. Рассказова. Серийное производство – на Пензенском заводе САМ.
69. Алфавитно-цифровое печатающее устройство У-545. Комплект КД. Пенза, НИИУВМ, 1965.
Построение устройства У-545 – подобно варианту АЦПУ машины “Урал-4”. Буфер строки выполнен на элементарных матрицах МЭ-5 и модулях М-1 … М-7, разработанных в лаборатории ферритовой памяти. Ширина печатаемой строки – 120 из набора 92 знаков. Скорость вывода – до 400 строк/мин. Образец изготовлен в 1964 году, в следующем – серийное производство на Пензенском заводе САМ.
70. Коммутатор преобразования десятичных величин в непрерывные У-570. Комплект КД. Пенза, НИИУВМ, 1965.
Разработанное и налаженное устройство У-570 предназначалось для комплектования по заказам машин “Урал” полупроводникового ряда. В состав устройства включены коммутатор 12-разрядных двоичных 15 каналов, коммутатор 15 каналов непрерывных величин и 3 преобразователя дискретных величин в непрерывные, причём выход одного из последних может быть подключен к одному из 15 каналов непрерывных величин. Конструктивное исполнение – шкаф Ш-1. Разработчики Елисеев В.К. и другие. См. также статью Елисеева В.К. и Мандрова В.С. “Входной коммутатор-преобразователь У-250 и выходной коммутатор-преобразователь У-570 вычислительных машин «Урал»” (Труды ЦНИИ-30 МО, вып., 133, 1966, с. 146-152).
71. Устройство У-370. Комплект КД. Пенза, НИИУВМ и НИИВТ, 1965.
Разработанное устройство У-370 предназначалось для комплексирования двух машин “Урал” полупроводникового ряда машин “Урал”. Разработчики технического задания Горшков А.С., Бурков В.И., исполнители – сотрудники НИИВТ А.А. Сивохин, В.Г. Тугарин, С.Г. Лось и другие.
72. Устройство У-328. Комплект КД, Пенза, НИИУВМ, 1965.
Процессор У-328 для ЭВМ “Урал-11” разрабатывался под руководством Л.Н. Богословского В.И. Барышевым, В.И. Яшиной, Т. Семеновской и другими. Длина обрабатываемых слов 24 или 12 бит, представленных в формате с фиксированной запятой. Допускалась обработка 48-разрядных слов. Каналов прерывания – до 30. Систему команд разработал А.И Барышев. Быстродействие – 50000 оп/с. В качестве 7 индексных регистров использованы ячейки ферритовой памяти. Адресное пространство – до 16384 24-разрядных слов. Комплекс логических элементов, узлов и блоков – “Урал-10”. Устройство размещено в типовом шкафу Ш-2.
73. Устройство У-342 суммирующее, десятичное. Комплект КД ПС4100037. Пенза, НИИУВМ, 1965.
Шкаф Ш-1. Время сложения 5-разрядных десятичных чисел – 80 мкс., 11-разрядных – 200 мкс. Разработчики устройства У-342 в отделе Е.Б. Рассказова – Н.Н. Виноградов, Т.А. Шепелева и другие.
74. ЭВМ “Урал-11”. Комплект КД. Пенза, НИИУВМ, 1965.
Агрегатное (модульное) построение машины, широкий набор для ряда универсальных ЭВМ “Урал” периферийных и запоминающих устройств, подключаемых по заказу пользователя. Вычислительное устройство машины состоит из процессора У-328, модулей ферритовой памяти У-450/У-451, У-479, умножителя (У-340) и десятичного сумматора У-342. В состав машины включены также НМЛ (У-435, У-445), вводные и выводные устройства из набора: У-105, У-145, У-107, У-215, У-225, У-230, У-250 (1-8), У-525, У-535, У-545, У-570. Предусмотрены две модификации: столоподобная “Урал-11А” (с НФ У-451А) и в виде шкафов “Урал-11Б”. Форма представления чисел: с фиксированной запятой; разрядность – 24 и 12 бит, адресов в команде – 1, команд – 124, индексных регистров – 7, время сложения – 20 мкс., адресуемое пространство ОЗУ – 16384 слова, ёмкость НМЛ – 1-8 млн. слов. Комплекс элементов – ДТЛ “Урал-10”. Потребляемая мощность – 4 кВА и более (согласно комплектности), рабочая температура окружающей среды – от +5 до +40 градусов. Междуведомственные испытания успешно прошли в апреле, машина рекомендована к серийному производству, которое началось в текущем году и продолжалось до 1969 года (“Урал-11Б”). Главный конструктор Б.И. Рамеев, заместители А.Н. Невский, Г.С. Смирнов. Комплект конструкторских документов на машину в целом создан в подразделениях М.П. Князева и ведущего разработчика машины Л.Н. Богословского, ставшего с 1968 года заместителем главного конструктора машин “Урал”. В 1966 году разработан сопроцессор У-345 для работы с 48-разрядными словами. Серийный выпуск модели “Урал-11Б” – в 1965-1968 гг. на Пензенском заводе ВЭМ. См. также Информационно-справочный листок №6306 МРП, 6 с., май 1965, где приведены характеристики машины ПС0.170.000 ТУ, система команд и перечень из 19 устройств для комплектации машины пользователем. Назван изготовитель машины – Пензенский завод САМ. До проведения испытаний к разработчикам машины приезжал Уткин от ракетостроителей Подлипок, ознакомился с техническим данными и предопределил широкое использование машин в системах “Лотос”. В Бакинском НИИ “Нефрит”, имевшем опыт эксплуатации ЭВМ “Урал-2”, “Минск-22”, после получения “Урала-11” последовала восторженная оценка этой машины “не машина, а сказка … потом были ЕС-1020, ЕС-1022, ЕС-1032, но ни одна машина не доставляла нам столько радости, как «Урал-11»”.
75. Универсальная автоматическая вычислительная машина “Урал-11А”. Комплект КД, Пенза, НИИУВМ, 1965.
По инициативе Б.И. Рамеева разработана и налажена эта модификация процессора модели “Урал-11Б” в виде стола (в стиле миниЭВМ) с дополнительной тумбой (НФ “У-451А”): основные технические характеристики сохранены. По существу это миниЭВМ. Серийно не выпускалась.
76. Универсальная автоматическая цифровая вычислительная машина “Урал-14”. Информационно-справочный листок №10056 МРП, 6 с., декабрь 1965 .
Приведены варианты комплектации «А-Е» машины (ПС0. 170. 000 ТУ) показан внешний вид вариантов «А» и «Б». перечислены 19 устройств, которые могли входить в состав машины. Изготовитель – Пензенский завод САМ.
77. Система автоматизации банковских операций. ОКР. “БАНК”. Технический проект ПС1.320.253, Пенза, НИИУВМ, 300 с., 1965.
Приём 10 млн. знаков предложено выполнять с помощью ЭВМ “Урал-11”, обработку всех данных ежедневно в течение 20 час с задержкой менее 4 час (вероятность не хуже 0,99) выполнять на машине “Урал-14”. Объём выходных данных в течение суток – 400 тыс. документов. Разработчики Е.Б. Рассказов, Е.Н. Павлов, И.В. Урнев, В.Р. Садовский и др. В следующем году Госбанк получил машину “Урал-14Д”.
78. ЭВМ М-220. Комплект КД. –М.: НИЭМ, 1965.
Программно-совместимая с ЭВМ М-20 машина. Базовые элементы – диодно-трансформаторные с транзисторными усилителями на транзисторах П403 (рабочая частота элементов до 660 кГц.). ОЗУ 4К—16К слов с временем цикла 6 мкс. Главный конструктор – В.С. Антонов, разработчики В. Гуров, Н. Егорычев, Г.Г. Зоткин, В.С. Клепинин. Начато серийное производство. Использовалась в вооруженных силах и в народном хозяйстве.
79. Амдаль Дж. и др. Архитектура системы IBM-360. Пер. с англ. В кн: Кибернетический сборник. Новая серия, вып 1. –М.: Мир, 1965. с. 101-136.
Ключевая статья о ряде программно-совместимых машин третьего поколения корпорации IBM. В логических узлах использованы 32 разновидности гибридных схем ДТЛ 4-х групп с задержками (на каскад) 300, 30, 10 и 6 нс. По Г.С. Антонову (1970) датой выпуска моделей 30, 40, 50, 60, 62, 80 является 1965 г. См. также: Вычислительная система IBM/360. Принципы работы. Пер. с англ. –М.: Советское радио, 440 с., 1969; Джермейн К. Программирование на IBM/360. Пер. с англ. –М.: Мир, 870 с., 1971; Операционная система IBM/360. Супервизор и управление данными. Пер. с англ., –М.: Советское радио, 312 с., 1973; Стебли Д. Логическое программирование в системе/360. Пер. с англ. –М.: Мир, 752 с., 1974.
80. Проектирование сверхбыстродействующей системы комплекса Стретч. Под ред. В Бухгольца, –М.: Мир, 1965.
Перевод с англ. изданного за рубежом в 1962 г. сборника статей. Проект 1954—1958 годов. Поставка заказчику – с 1961г. Изготовлено 7 комплексов, названных IBM-7030. В каждом – по 169100 транзисторов. Стоимость системы 13млн. долларов, среднее быстродействие 500 000 оп./с. Оперативная память состоит из модулей (до 16) на ферритовых сердечниках (первоначально ёмкостью по 8192х72 бит) превосходного технического исполнения (tц=2 мкс.). Устройство коммутации шин памяти управляет обменом между модулями ОЗУ и процессором, устройством управления дисками и устройством обмена с периферией. Логические схемы быстрее элементов IBM-704 в 10-20 раз. Завораживавшие многих возможности: мультипрограммная работа, оперирование с данными переменной длины, одновременная работа устройств ввода-вывода, 16 индексных регистров, двоичная и десятичная арифметика, буквенно-цифровые операции, хранение данных на магнитных дисках ёмкостью более 2 млн. слов. В приложении – даты выпуска серийных машин фирмы.
81. Flynn M.J., Amdahl G.M. Engineering Aspects of Large High Speed Computer Design. Proc. Symp. Microelectronics and Large System. Spartan Press, Washington, D.C., pp. 77-95, 1965.
О технических аспектах проектирования самой быстродействующей модели (92) семейства IBM/360 в трудах симпозиума по микроэлектронике и большим системам [Симпозиум, 1964]: за время машинного цикла в 67,5 нс должны выполняться 15 элементарных логических операций. Соединения элементов ЭСЛ-типа (с мощностью рассеивания 65 мВт, время переключения 1,2 нс, задержки 1,8 нс.) должны выполняться с помощью полосковых или микрополосковых линий с волновым сопротивлением 50 и более Ом, с полосой пропускания 1000 МГц. На 5-слойной печатной плате с размером 178х114 мм – до 72 микросхем, модификации платы кратны четверти её размера. На панели – до 18 плат. На двух платах помещен сумматор 64-разрядных слов с плавающей запятой, с временем сложения 135 нс. Быстродействие машины 92 выше IBM-7090 в 15-120 раз. Описана логическая организация процессора. (Антонов Г.С., 1970): дата выпуска машины – 1967 г.
82. Elektron. Rechenanlagen, v. 7, №2, pp. 91-91, 101, 1965.
Система 400 фирмы General Electric состояла из вычислительных устройств GE-415, -425, -435, -455, -465, в которых разные скорости работы (сложение за 46 мкс. в модели GE-415, 14,2 мкс. в модели GE-435), но использован единый программный язык. Ёмкость оперативной памяти от 4096 до 131072 24-разрядных слов, tо=9,2 мкс. и меньше. Каждое вычислительное устройство связано с остальной частью системы 8-14 каналами, к которым могут быть подключены периферийные и им подобные устройства. Применены языки COBOL и FORTRAN IV. В этом же году появились публикации, в которых сообщалось о выпуске ЭВМ А-212, первой ЭВМ серии «А» Разработаны ЭВМ А-224, А-218 и А-605. В этих машинах до 90% электронных схем являются твёрдотельными. Они предназначены для использования в системах управления военного типа, в системах наведения, управления полётом и средствах радиолокационного обнаружения.
83. Brearley H.C. ILLIAC II – a short description and annotated bibliography. IEEE Trans. Electron. Comput., v. EC-14, №6, pp. 399-403, 1965.
Первая машина Иллинойского университета ILLIAC I начала работать в 1948 г. Она была выполнена на электронных лампах и обеспечивала скорость вычислений в 11000 арифметических оп/с. В 1963 году была создана ILLIAC II на полупроводниковых приборах; Её скорость – до 500000 оп/с. В 1966 г. начала действовать специализированная на обработке изображений ILLIAC III. В 1972 году начала работать следующая модель, содержавшая 64 процессора.
84. УВМ “СТАЛЬ-4А”. Протокол испытаний. Пенза, НИИУВМ, 1965.
Закончены работы по опытному образцу машины “СТАЛЬ-4А” на Макеевском металлургическом заводе. Работа выполнена Николаевым Н.С., Л.М. Мотавкиным, П.И. Смиркиным, Б.Я. Тимофеевым и другими.
85. УВМ САУ-М. Комплект КД. Пенза, НИИУВМ, 1965.
Работа по созданию автоматизированной системы управления поездами метрополитена началась в институте в 1959 году. Цифровая машина связывалась с датчиками текущих значений пути, скорости и движения и выдавала выходные сигналы на цепи управления тяговыми и тормозными средствами. График движения поезда закладывался в постоянную память машины, как и контрольные точки, и ограничения по скорости. Машина обеспечивала точность движения поезда не хуже 5 секунд и точность остановки не хуже полуметра. 12 машин САУ-М проходили длительные испытания на поездах кольцевой линии Московского метрополитена. Модернизированные машины получили обозначение САУ-М1 и САУ-М2. Разрабатывали систему С.Г. Лось (до 1960 г), В.А. Абарин, С.Е Бару, В.В. Романчев, В.А. Ключникова, Л.И. Бирюкова, К.Г. Борисов, В.П. Денисова, Е.Н. Марыгина в лаборатории Л.М. Мотавкина в отделе Н.С. Николаева. В 1961 году образец экспонировался на выставках в Париже, Лондоне и Москве. В этом же году прекратилась работа института по автоматическому управлению электричкой (САУ-ЭР-2А). В институте была разработана и система определения ходовых свойств вагонов. Она предназначалась для регистрации и накопления данных, необходимых для вычисления сопротивления движению одиночных железнодорожных вагонов. Итоги работы были использованы в ЦНИИМПС, систему приняли в эксплуатацию и использовали в Польше, ГДР и в нашей стране.
86. ВК “ХИМИЯ”. ОКР, Пенза, НИИУВМ, 1965.
В рамках продолжавшейся работы рассматривалось использование аппаратуры передачи данных АККОРД и КАСКАД, созданных в ЦНИИКА. Руководитель работы А.Э. Тегель.
87. Computer Surwey, №5, pp. 266-267, 1965.
Сообщение об английской ЭВМ Myriad фирмы Marconi, предназначенной в основном для управления воздушным движением. Для компактности использованы микромодульные логические элементы. Автокод применен для ускоренного составления программы, после чего компилятор вырабатывал программу на машинном языке. Периферия: перфоленточные и перфокарточные устройства, НМЛ, пишущая машинка, индикаторное устройство на ЭЛТ. По размеру машина не превосходит обычный письменный стол.
88. ЭВМ “Урал-14В.1”. Журнал наладки. НИИАА, сентябрь 1965.
Завершена комплексная наладка с приёмкой Заказчика опытного образца машины с системой оперативной памяти из 7 У-451 и 1 У-450Г (свыше 60000 слов). Главный конструктор – Б.И. Рамеев. Исполнители: Смирнов Г.С., Горшков А.С., Лобов О.Ф., Мухин В.И., Бурков В.И., Суков М.В., Тегель А.Э., Алешкина А., Богословская Г.C., Гольдгабер Е., Ройтман Д., Глазунов Г.Ф. и другие. В этом же году Московский завод САМ завершил изготовление “Урал-14В.2”, причём для получения проводников методом печатного монтажа вместо осаждения меди применили травление фольгированного стеклотекстолита. Ферритовые матрицы МЭ-4В поставлялись Кузнецким заводом приборов №2.
89. ЭВМ 5Э63. Комплект КД. –М.: НИИАА, 1965.
Начало разработки возимой ЭВМ для систем ПВО – 1963 г. Производительность – 50000 оп/с. Количество команд – 75, разрядность – 29 бит, объём ЗУ – 2К слов, длина операнда – 18 бит. Главный конструктор – Н.Я. Матюхин. До 1979 года изготовлено 210 машин.
90. Brodzinsky A. The Use of Microelectronic in Current Computing System. Microelectronics and Large System. Spartan Books, Washington, pp. 5-19, 1965.
Первые разработки экспериментального оборудования с микроэлектронными гибридными схемами относится к концу пятидесятых годов, когда стояла задача ознакомления с проблемами, решение которых открыло бы путь к широкому использованию новых компонент. В минувшие три года были достигнуты новые успехи в создании специальных систем, созданных по заказам военных организаций. Автор дал обзор таких систем. Наиболее успешно применялись микросхемы в центральных процессорах, некоторых схемах управления и ввода-вывода, где нет схем с большой рассеиваемой мощностью или большим напряжением. В одном микроэлектронном узле 5—50 компонент: для одной из машин создали схему “НЕ-ИЛИ” на 10 транзисторах и 8 резисторах на пластине кремния, для другой – схему “НЕ-ИЛИ” на одном транзисторе и четырёх тонкоплёночных резисторах. С использованием 19000 гибридных микросхем в корпусах ТО-5 на небольших печатных платах для ВМФ США разработан прототип ЭВМ CP-667 с ОЗУ на ферритовых сердечниках ёмкостью до 131К слов и управляющим ЗУ на тонких магнитных пленках ёмкостью 256 слов. Около 1000 микроэлектронных схем 5 типов использовано в цифровом навигационном приёмнике Лоран-С. ЭВМ AF/1824 создана для систем управления аэрокосмическими объектами: 2000 микросхем с ЗУ для чтения ёмкостью 12000 16-разрядных слов, с ОЗУ на 256 слов, D26C – для системы наведения Минитмен (4000 микросхем и ЗУ на 8К слов), бортовая SHRIKE – для управления огнем и пуском ракет класса “воздух-воздух” (2500 схем). IBM применила мажоритарную логику для ракеты Сатурн V. См. (Толстов В.Г., ред., 1967).
91. Estrin G. Microelements in Processor Networks. Microelectronics and Large Systems, Spartan Books, Washington, pp. 157-169, 1965.
Парк ЭВМ резко вырос за последние годы и включает в себя примерно 25000 машин, появились вычислительные центры. Создание больших сетей ЭВМ было обусловлено требованиями военного характера, теперь время зарождения гражданских сетей, с большим количеством входов-выходов. Приведены структурные схемы машин CDC 6600, IBM/360, СОЛОМОН и машины Холланда с распределенной структурой. Упомянута идея построения машины Калифорнийского университета с переменной структурой. См. публикацию под редакцией В.Г. Толстова (1967).
92. Missiles and Rockets, v. 16, №12, March 22, pp. 28-29, 1965.
General Electric разработала на интегральных микросхемах ЦВМ для военных A-212, -224, -218, 605, их особенностью является полная совместимость с GE-625 GE-635 и их военными вариантами М-625 и М-605. Они способны решать не только обычные аэрокосмические задачи, но и задачи по обнаружению средств нападения и проникновения. Время выполнения сложения – 6 мкс, длина операнда – 12 бит, команды – 24, ёмкость модуля ОЗУ – 1024х24 бита. объём машины от 12,3 до 22,2 л, потребляемая мощность от 67 до 150 Вт, диапазон рабочих температур от -55 до +125 градусов. Построена только первая машина (Долкарт В., 1967). В этом же году в номере 20 на страницах 60-62 сообщения о новинках вычислительной техники для военных применений Отделение фирмы Sperry Rand разработало многоцелевую 30-разрядную бортовую ЭВМ CP-823/U на микросхемах “И-НЕ” с оперативной ферритовой памятью (с температурной компенсацией) ёмкостью 28772 слова и только читаемой памятью на ТМП ёмкостью 4096 слов; набор команд – как в CP-642, время сложения – 8 мкс, занимаемый объём – 240 л. Повторно сообщены сведения о самой мощной миниатюрной американской ЭВМ, в то время это была UNIVAC-1824, созданная для систем наведения и управления баллистических ракет, сверхзвуковых самолётов и спутников. ОЗУ – тонкоплёночное ёмкостью 74000 бит с tо=3 мкс, время сложения – 8 мкс, наработка на отказ – 20000 час, рабочий температурный диапазон от – 55 до +125 градусов, рассеивавшаяся мощность – 53 Вт, объём – 4 л. В работе Communication of the ACM, v. 8, №4, p. 256, 1965 повторное сообщение о том, что General Electric выпустила первую ЭВМ А-212, младшую в серии “А”, машины которой на 90% выполнены на твёрдых схемах и предназначены для применения в системах наведения, навигации, управления полётом, радиолокационного обнаружения, в командных системах и летательных аппаратах.
93. Control. v. 9, №83, pp. 269-271, 1965
В 1958 году ВВС США впервые применили ЭВМ Mod I фирмы Burrougs Corp., в последующие годы созданы ещё две модификации; машины применялись не менее 250 раз при полётах Mariner, Mercury и др. для решения задач наведения, обработки фактических данных полёта и моделирования. Журнал (Missiles and Rockets, v. 16, №5, Febr. 1, pp. 28, 31, 1965) сообщил, что фирмой Burroughs для наземных и военно-воздушных применений изготовлена и направлена на испытания одноадресная модульная ЦВМ D84, выполненная на интегральных и гибридно-плёночных микросхемах НЕ-И, НЕ-ИЛИ РТЛ-типа с задержкой на каскад до 35 нс. (Fairchild, General Microelectronics, Amelco, Signetics); в схемах питания – дискретные компоненты. Температурный диапазон от -62 до +75 градусов, объём – 40 л, потребляемая мощность – 110 Вт. Модуль памяти с неразрушающим считыванием ёмкостью 4096х25 бит на пленках или ферритах. Модуль ввода-вывода совместим с НМЛ, НМД, НМБ, ПчУ, телетайпом, перфокарточным считывателем, с линиями связи и РЛС. Наработка на отказ – 3300 час. Время сложения – 4 мкс.
94. Electronics, v. 38, №16, p. 17, 1965.
Как и Electronic Design, v. 13, №18, pp. 20-22, Aug. 30, 1965 этот журнал сообщил о том, что фирмой Honeywell создана 24-разрядная параллельная ЭВМ Alert (H-387) для самолётов ВВС США (наведение, навигация, регулирование тяги двигателей сверхзвуковых Х-15А-3). Время сложения в машине – 2 мкс, что вдвое быстрее, чем в IBM-7090. Она собрана, в основном, на монолитных интегральных схемах (модифицированная ДТЛ) с ОЗУ на микробиаксах ёмкостью от 4К слов до 32К (время записи 3 мкс, чтения – 1 мкс.); время разборки – 4 часа, сборки – 12 час. Усилитель считывания, возбудитель слова, дешифратор записи, дешифратор возбуждения и диодная матрица – в микросхемном исполнении, причём в возбудителе использован туннельный диод; дешифратор возбуждения питается напряжением 18 В и вырабатывает для матрицы выбора импульс тока величиною 60 мА. Рабочий диапазон машины от -55 до +85 градусов, объём – 28 л. Книжная конструкция (Electronics, v. 38, pp. 40-41, Aug. 1965) процессора (6 панелей) и памяти (8 панелей) показана в работе В. Долкарта, 1967.
95. IEEE Internat. Convent. Rec., v. 13, №2, p. 140-146, 1965.
ЭВМ SMAC фирмы ИБМ предназначена для управления бомбометанием и запуском ракет «воздух-земля». Она содержит вычислительное устройство параллельного типа. Система команд – одноадресная, в одном слове – две команды. Около двух тысяч логических элементов типа “И-НЕ” размещены в панелях, общий объём машины примерно 4,5 литра, вес – 6,8 кг. Потребляемая мощность при комнатной температуре – 35 Вт, в диапазоне рабочих температур от -55 до +125 градусов питающее напряжение регулируется от 4,4 В до 1,8 В. В ЗУ напряжение при этом изменяется от 40 В до 22 В. Тактовая частота 4 МГц.
96. Datamation, v. 11, №7, p. 82, 1965.
ЭВМ SEL-840 – малая машина на кремниевых интегральных схемах, общего применения, включая управление производственными процессами. Одноадресная, 24-разрядная, ОЗУ от 4096 до 32768 слов, два канала, к каждому из которых может подключаться до 16 периферийных устройств, включая устройство для визуального представления данных. Время сложения – 3,5 мкс. В номере 4 помещена информация о модели SEL-810.
97. Datamation, v. 11, №4, pp. 63, 1965.
Сообщено о 12-разрядной, с фиксированной запятой транзисторной мини-ЭВМ PDP-8 для целей управления. Ёмкость ОЗУ 4096-32768 слов, развитая периферия, включая осциллоскопическое индикаторное устройство. В состав математического обеспечения включены символический язык MACRO-8 и транслятор с Фортрана. Об истории разработок фирмы сообщил Э.М. Пройдаков в Виртуальном компьютерном музее. Фирма DEC начала выпуск первой партии своих 18-разрядных машин PDP-1 в 1960 году, их было изготовлено 50 штук. В 1962 году начался выпуск 45 18-разрядных машин PDP-4, в 1963 году начался серийный выпуск 12-разрядных машин PDP-5, в 1964 году – 36-разрядных ЭВМ PDP-6, в следующем году – 18-разрядных PDP-7. В этом же году начался массовый выпуск самых дешёвых машин фирмы 12-разрядных PDP-8, нашедших широчайшее применение. Оперативная память машины была из 1-8 модулей, ёмкость модуля – 4096х12 бит Быстродействие машины – до 385000 оп/с. Размеры 10,5х19х24 дюйма, вес – около 45 кг, диапазон рабочих температур от нуля до +50 градусов. С 1968 года выпускалась PDP-8/I на интегральных схемах. В 1966 году начался выпуск 18-разрядной PDP-9, со следующего года – 36-разрядной PDP-10. Лидерство в области миниЭВМ стало неоспоримым во время производства более 600000 16-разрядных машин PDP-11.
98. Папернов А.А. Логические основы цифровых вычислительных машин и программирования. –М.: Наука, 1965.
Второе издание – в 1968 г. Помимо изложения логических основ описаны набор операций ЭВМ “Стрела” и “Урал-2”, общая структура автоматических программирующих программ и язык программирования АЛГОЛ 60.
99. Преснухин Л.Н. и др. Расчёт и проектирование счётно-решающих устройств. –М.: Высшая школа, 1965.
100. Майоров С.А. Технология производства вычислительных машин. Машиностроение, 1965.
Учебное пособие для вузов. Рассмотрено, в частности, применение микромодулей. О комплексе микромодулей сообщено и А.Г. Шигиным в 1971.
101. Шац Я.Ю., Слоневский Р.В., Шох Е.С. Проектирование оптимальных соосных передач на ЭЦВМ. –М.: Машиностроение, 248 с., 1965.
“... в работе описываются приёмы, обеспечивающие резкое снижение потребного объёма вычислений. В результате этого мероприятия скорость решения рассматриваемых проектных задач на машине типа “Урал-1” исчисляется минутами ...” Приведена рабочая программа в машинных кодах для решения задач точного синтеза на машине “Урал-1”.
102. Богомолов А.М. Коробов Б.В. Программирование для машин “Урал-2” и “Урал-4”. Изд. Саратовского университета, 1965.
103. Айнберг В.Д. и другие. Программы ввода-вывода и обмена для “Урала-3” и “Урала-4”. ВЦ АН ССР, вып. 5, ч. 1, 1965.
104. Универсальные автоматические цифровые вычислительные машины “Урал-11”. Инструкция по программированию. Ч. 1. Система команд. Программирование. ПС0.170.000 И.
“Машина “Урал-11” предназначена для решения задач внутризаводского планирования, учёта, статистики и других задач, связанных с приёмом, хранением, переработкой и выдачей массивов цифровой и алфавитной информации, а также для работы в составе автоматизированных систем обработки данных. Машина “Урал-11” входит в ряд полупроводниковых машин типа “Урал”, построенных на единой конструктивной, технологической и схемной базе, имеющих одни и те же устройства для ввода, вывода и хранения информации, использующие единый входной и выходной алфавит, единую кодировку информации на картах, лентах и внутри машины. Машина “Урал-11” может работать в составе системы обработки информации, состоящей из многих вычислительных машин “Урал-16”, “Урал-14” и “Урал-11”, связанных между собой непосредственно или через каналы связи. Информация, накопленная на перфокартах, перфолентах и магнитных лентах в процессе эксплуатации машины “Урал-11” может быть непосредственно использована в машинах “Урал-14” и “Урал-16”... ”
Разработчики инструкции: Барышев А.И., Конопля Н.М., Инкин А.В., Юренков Ю.Г.
105. Универсальные автоматические цифровые вычислительные машины “Урал-14”. Инструкция по программированию. Часть 1. Книга 1. Структура машины. Система команд. ПС0.170.001 И, Пенза, НИИУВМ, 136 с, 1965 г.
Разработчики В.И. Бурков, А.С. Горшков, О.Ф. Лобов, В.И. Мухин и Ю.В. Пинигин. Утверждена Б.И. Рамеевым. Машина предназначена для решения планово-экономических, учётных, статистических, инженерных и др. задач. Комплектность машины может меняться в широких пределах за счёт использования функционально и конструктивно законченных устройств ряда машин “Урал”. Максимальное количество устройств ввода-вывода (У-215, У-225, У-545, У-525, У-535, У-250, У-570) – 24, ёмкость НМЛ (У-435 с У-445) – до 16 млн. слов, оперативной памяти – до 65К слов, накопителей. Предусмотрена работа со словами длиною 1-24 бит, большей длины – с помощью экстракодов. Время сложения – 22 мкс, количество одноадресных команд – 200, относительная адресация, модификация адресов – с помощью управляющих слов базовых (64) и индексных (14) регистров. Возможно одновременное решение до 7 задач, параллельно с которыми работают другие устройства машины. Есть схемы защиты и аппаратный контроль по модулю 3. Развитая система прерываний. Описаны операции, выполняемые устройствами и приведен пример простых программ.
106. Универсальные автоматические цифровые вычислительные машины “Урал-14”. Инструкция по программированию. Часть 1. Книга 2. Программирование. ПСО.170.001 И, Пенза, НИИУВМ, 1965 г.
107. Универсальные автоматические цифровые вычислительные машины “Урал-14”. Инструкция по программированию. Часть 2. Книга 1. Описание подпрограмм. Пенза, НИИУВМ, 1965.
Разработчики Н.М. Конопля, А.В. Инкин, Ю.Г. Юренков, М.Н. Каменская, Г.А. Никифорова, М.В. Жигалова.
См также описание реализации элементарных функций и операций с плавающей запятой (t=2,9-8,5 и 0,7-1,5 мс), с фиксированной запятой (t=2-6,5 и 0,8-22 мс), написанное Инкиным А.В., Юренковым Ю.Г., Каменецкой М.Н., Никифоровой Г.А., Жигаловой М.В. (Универсальные автоматические цифровые вычислительные машины “Урал-14”. Инструкция по программированию. Часть 2. Книга 2. Подпрограммы. ПСО.170.001 И.).
108. Универсальные автоматические цифровые вычислительные машины “Урал-14”. Инструкция по программированию. Часть 3. Книга 1. Алгоритм программы-диспетчер. Книга 2. Программа-диспетчер. ПС0.170.001 И, Пенза, НИИУВМ, 1965 г.
Разработчики Г.А. Андриенко, В.И. Бурков, Р.П. Вешнякова, В.П. Иванова, З.А. Куликова, А.Т. Лазарева, Л.В. Лисицына, Л.А. Новичкова, В.И. Пахомов, Г.Н. Покатило, Т.Н. Худомясова.
109. Четвертое Всесоюзное совещание пользователей ЭВМ “Урал”. Одесса, июль 1965.
На совещании А.И. Плетминцев, Л.М. Рутштейн и другие доложили о трансляторе с АЛГОЛа для “Урала-4”. Одно из предшествующих совещаний пользователей ЭВМ “Урал” в Донецке организовал А.М. Богомолов, работавший ранее в Саратовском университете.
110. Dennis J.B. Segmentation and the Design of Multiprogrammed Computer Systems. J. ACM, v.12, №4, pp. 589-602, Oct. 1965.
О механизмах адресации, связанных с пространствами имен, памяти и адресов. Особое внимание уделено гибкости адресной системы в связи с совместным использованием памяти, защитой и динамическим распределением.
111. Opler A. Dynamic Flow of Programs and Data Through Hierarchical Storage. Proc. of the IFIP Congrass, 1965.
О динамическом потоке программ и данных в иерархической памяти ЭВМ.
Из книги ЭВМ «Урал» в мире публикаций и документов 1945-1972. Пенза, 2008 г.