1971
Г.С. Смирнов
СССР: 19 апреля в космосе первая долговременная беспилотная советская орбитальная станция “Салют” (18,9 т). В апреле и июне очередные подлеты пилотируемых кораблей “Союз-10” и “Союз-11” со стыковкой со станцией “Салют”, работа космонавтов на станции.
Началось строительство атомных подводных лодок “Мурена”, которые оснащались ракетными комплексами Д-9 с ракетами Р-29. Начата разработка твердотопливной ракеты Р-31. Пуск ракеты с БЦВМ “Хартрона” в системе управления. Принят в опытную эксплуатацию головной комплекс системы ПРО А-35, обеспечивавший защиту Москвы; в главном вычислительном центре использованы ЭВМ 5Э92б. Приняты на вооружение ЗРК “ОСА” и “КРУГ М”.
Начаты разработки вычислительных комплексов 65с180 (2х5Э76Б) и 5Э12 (4х5Э76). Ведется разработка на ТТЛ-микросхемах бортовой ЭВМ “Аргон-15” (С.П. Соловьев, Л.А. Перешивкин), предназначенной для авиационных и наземных мобильных систем управления “Точка”, “Ока”, “Куб”, “Бук” и других. Начат выпуск ЭВМ ЕС-1020 (В.В. Пржиялковский), ЭВМ М-4030 (Б.Н. Наумов, В.Г. Захаров, И.Я. Ландау), М-5000 (А.М. Немейкшис), М-6000 и М-7000 (В.В. Резанов). В ВУЗах начата подготовка по специальности “математическое обеспечение вычислительных комплексов и автоматизированных систем управления”.
США: На вооружении появились ракеты с разделяющимися боевыми головками индивидуального наведения “Минитмен-3” и “Посейдон”.
Корпорация IBM стала поставлять программные средства для работы в режиме разделения времени; анонсировала модели System 370/135 и System 370/195. Появились в продаже НГМД; Lexiton предложила первую коммерческую систему обработки текста, снабженную дисплеем; фирма Centronics создала матричный принтер.
Мариан Эдвард Хофф мл. создал 4 микросхемы для построения калькулятора, одна из которых на 2300 транзисторах – четырёхразрядный микропроцессор i4004, выполнявший простейшую операцию за 10,8 мкс; корпорация Intel приступила к их выпуску.
1. Носов Ю.Р. Полупроводниковые приборы на основе барьера Шоттки. В кн.: Полупроводниковые приборы и их применение. Под ред. Я.А. Федотова, вып. 25, –М.: Сов. радио, 1971.
Рассмотрена схема триггера как элемента памяти; переходы коллектор-база транзисторов шунтированы диодами Шоттки, что предохраняло транзистор от насыщения и приводило к резкому уменьшению времени переключения. Более того, изготовление диода Шоттки и n-p-n транзистора в едином технологическом процессе позволило уменьшить рассеиваемую мощность, получить больший коэффициент передачи по току, уменьшить значения токов утечки коллекторного и эмиттерного переходов, уменьшить температурную зависимость времени рассасывания, что в конечном итоге позволило увеличить и степень интеграции.
2. Валиев К.А., Кармазинский А.Н., Королев М.А. Цифровые интегральные схемы на МДП-транзисторах. –М.: 1971.
3. Алексеенко А.Г. Основы микросхемотехники. –М.: Советское радио, 1971.
См. также работу Васенков А.А., Борисов Б.С., Лаврищев В.П. Микроэлектроника 70-х годов. “Электронная промышленность”, №6, 1973, с. 7-12.
4. Исследование и разработка вопросов микроминиатюризации аппаратуры. Отчёт по НИР, Пенза, НИИММ, 1971.
Исполнители Мошенский В.Т., Устинов В.И. и другие.
5. Кхамбата А. Большие интегральные схемы. Пер. с англ. под ред. Б.Н. Ермолаева, –М.: Мир, 1971.
Широкое распространение получила схема на многоэмиттерных транзисторах, использовавшаяся как запоминающий элемент (два транзистора и два резистора). Скорость работы – высокая, но величина рассеиваемой мощности все-таки нежелательно большая.
6. Вонсовский С.В. Магнетизм. –М.: 1971.
Фундаментальная работа по теории магнетизма. См. также Проблемы магнетизма. –М.: 1972 и Кринчик Г.С. Физика магнитных явлений. –М.: 1976.
7. Крупский А.А. Измерение времени перемагничивания сердечников. –М.: Энергия, 1971, 56 с.
8. Автомат контроля сердечников У-707. Пенза, НИИММ, Протоколы ПСИ, 1971.
Для сортировки ферритовых сердечников с внешним диаметром 0,8 и 0,5 мм. Главный конструктор В.Г. Желнов. Испытывались два опытных образца. И.В. Огнев (1979) сообщил, им была предпринята попытка оценить величину суммарной погрешности автомата У-707 с помощью повторных испытаний (разбраковок) сердечников 101П-6.
9. Протоколы проверки областей устойчивой работы матриц по заказу Пензенского завода Счётмаш. Пенза, НИИММ, октябрь 1971-1972.
Информационная ёмкость ферритовой матрицы – 4096 бит, в качестве стенда проверки матриц использовался макет накопителя У-465 в одноразрядном исполнении (У-713) с иным блоком подключения матриц. Исполнители Чернов В.Е. и другие.
10. Специальные элементы запоминающих устройств ЭВМ на полупроводниковых приборах. Проектирование и расчёт. Под ред. Е.И. Гальперина и А.Ю. Гордонова. –М.: Сов. радио, 1971.
Один из томов “Радиоэлектронные схемы на полупроводниковых приборах”, полезное, но запоздавшее пособие по проектированию МОЗУ с транзисторным управлением. В первой, общей главе : “После того как заданы основные, определяющие характеристики ЗУ перед разработчиком возникает широкий круг вопросов ...: выбор структурной схемы; расчёт временной диаграммы, выбор типа носителя , конструирование и исследование запоминающей матрицы и выработка требований к специальным элементам (усилителям считывания, формирователям импульсов тока, дешифраторам и др.)”.
11. Волчек В.Л, Ойхман Е.Г, Гордонов А.Ю., Макеев И.В. Усилители воспроизведения магнитных запоминающих устройств. В кн. “Специальные элементы запоминающих устройств ЭВМ на полупроводниковых приборах. Проектирование и расчёт”. Под ред. Е.И. Гальперина и А.Ю. Гордонова. –М.: Советское радио, с. 17-70, 1971.
Выходные сигналы сердечников с размерами 1,4х1,0х0,6 мм марки 1,3ВТ – около 120 мВ при длительности 1,1 мкc, более современных сердечников с размерами 0,6х0,4х0,15 мм марки 5ВТ при токе возбуждения 800 мА – 20 мВ с длительностью около 200 нс. Величина динамического диапазона сигналов на входе линейного тракта усилителя воспроизведения для последних – 10-25, причём при небольшом усилении возможно использование входного трансформатора, который не должен быть повышающим более, чем в 4 раза из-за влияния индуктивности рассеяния. Изложена методика расчёта линейного усилителя, входную цепь которого следует выполнять симметричной относительно земли для уменьшения восприимчивости синфазных помех. Для предотвращения насыщения транзисторов усилителя полезно использование обратной связи по току. Рассмотрено построение амплитудного и временного селекторов канала воспроизведения МОЗУ. Об усилителях считывания см. также работу И.В. Огнева (1979) и работу Лаута В.Н. и Шапошникова Д.Ф. “Об одном методе стабилизации выходного уровня усилителя воспроизведения для запоминающих устройств”. Труды ИТМ и ВТ АН СССР., –М.: 1971.
12. Васин А.И., Волчек В.Л., Гордонов А.Ю. и др. Практические примеры схем усилителей воспроизведения магнитных запоминающих устройств. В кн. “Специальные элементы запоминающих устройств ЭВМ на полупроводниковых приборах. Проектирование и расчёт”. Под ред. Е.И. Гальперина и А.Ю. Гордонова. –М.: Советское радио, с. 71-157, 1971.
Описан усилитель воспроизведения МОЗУ (3D) ёмкостью до 4096 слов с минимальным tц= 3,5 мкс, с диапазоном амплитуд входного сигнала 5-10 мВ для работы при температуре от -60 до +70 градусов: выбрана схема с входным повышающим трансформатором, балансным каскадом с диодным временным селектором, линейным усилителем, выпрямителем, амплитудно-временным селектором и формирователем выходных импульсов (на трёх транзисторах 1Т308В и одном 2Т301Д. Вторая схема – для МОЗУ 3D ёмкостью до 4096 слов c tц=1,5 мксек: диапазон амплитуд входных сигналов 30-50 мВ, порог срабатывания – 30 мВ, амплитуда синфазной помехи – до 300 мВ, дифференциальной помехи – 150 мВ (10 мВ в зоне сигнала), с источниками питания -6,3 +6,3 и +12,6 В для того же температурного диапазона (на четырёх 1Т308 и четырёх 2Т301). Приведен расчёт схем. Дополнительно рассмотрены усилители воспроизведения для НМБ, ЗУ на биаксах, на тонких магнитных пленках и др. Схема усилителя считывания с трансформаторными связями для БЭСМ-4 приведена в (Огнев И.В., 1979).См. также №13.
13. Волчек В.Л., Ойхман Е.Г., Макеев И.В., Шибулкин А.П., Гордонов А.Ю. Формирователи импульсов магнитных запоминающих устройств. В кн. “Специальные элементы запоминающих устройств ЭВМ на полупроводниковых приборах. Проектирование и расчёт”. Под ред. Е.И. Гальперина и А.Ю. Гордонова. –М.: Советское радио, с. 158-204, 1971.
Основными требованиями к формирующим схемам ферритовой памяти было обеспечение жесткой стабильности возбуждающих сердечники импульсов тока. С появлением ЗУ с частичным переключением магнитного потока сердечников появилась необходимость формирования токов малой (до 100 нс) длительности. Формирователи подключались к запоминающим элементам через диодно-матричные схемы. Дан анализ работы формирователей импульсов тока, включая нагруженные на индуктивность и на длинную линию; рассмотрены схемы ключей с трансформаторным входом и способы их быстрого выключения. Изложена методика расчёта формирователей тока.
14. Акинфиев А.Б., Васин А.И., Волчек В.Л., Макеев И.В., Худяков Б.И., Шебулкин А.П. Практические примеры формирователей магнитных ЗУ. В кн. “Специальные элементы запоминающих устройств ЭВМ на полупроводниковых приборах. Проектирование и расчёт”. Под ред. Е.И. Гальперина и А.Ю. Гордонова. –М.: Советское радио, с. 205-255, 1971.
Приведена схема разрядного формирователя тока (МОЗУ типа 3D ёмкостью 4096 слов с tц=4 мкс), выполненного на транзисторе П605А с трансформаторным входом, шунтированным дросселем и диодом; использовалось балластное сопротивление для стабилизации тока, питающее напряжение – 20 В. Другая рассмотренная схема – для МОЗУ 2D tц= 1 мкс с запоминающими сердечниками HS-2M 0,8х0,6х0,2 мм: величина тока 155 мА, предварительный каскад – на двух транзисторах П416, оконечный каскад – на П605А. Дополнительно рассмотрены схема для ЗУ на ТМП и для НМБ.
15. Романов Л.Г. Комбинаторные переключатели. В кн. “Специальные элементы запоминающих устройств ЭВМ на полупроводниковых приборах. Проектирование и расчёт”. Под ред. Е.И. Гальперина и А.Ю. Гордонова. –М.: Советское радио, с. 256-314, 1971.
Приведены общие сведения о комбинаторных переключателях, матричный анализ таких переключателей, построение трансформаторных переключателей, включая пример переключателя на 64 выхода (для МОЗУ ёмкостью 4096х52 бита на сердечниках 2ВТ с размерами 1,0х0,7х0,35 мм) для формирования импульсов тока с амплитудой 340 мА при длительности 750 нс и переднем фронте менее 150 нс: возбудители первичных обмоток переключателя были выполнены на маломощных транзисторах 1Т308А.
16. Авсеев В.З., Гальперин Е.И., Черненко Ф.Ф. Интегральные специальные элементы ЗУ. В кн. “Специальные элементы запоминающих устройств ЭВМ на полупроводниковых приборах. Проектирование и расчёт”. Под ред. Е.И. Гальперина и А.Ю. Гордонова. –М.: Советское радио, с. 315-348, 1971.
Приведена схема интегрального усилителя воспроизведения на 16 транзисторах для МОЗУ на ферритовых сердечниках с tц=2 мкс. Другая схема усилителя – для МОЗУ на ферритах с tц=500 нс. Показана также гибридная схема усилителя для ЗУ на ТМП. Помимо этих схем приведены и рассмотрены схемы формирователей тока. В это время мы уже работали по созданию МОЗУ с микроэлектронным управлением и подобная информация была особенно важна.
17. Жигалов А.П. Разработка и исследование надежных формирователей-коммутаторов мощных импульсных сигналов, основанных на использовании кронекеровского умножения матриц Адамара. Автореферат кандидатской диссертации. Минск, 1971.
Автор – один из ведущих разработчиков МОЗУ Минского филиала НИЦЭВТа, участник разработки МОЗУ для ЭВМ “Минск-32”, соавтор (Н.А. Ярмоша) книги “Магнитные дешифраторы”, опубликованной в 1974 году издательством “Наука и техника”.
18. Разработка и экспериментальное исследование комплекса элементов спецсхем МОЗУ с микросхемной логикой, выборкой типа 3D, ёмкостью 1Мбит с tц=2-3 мкс. Технический отчёт по НИР “СИГМА”, 3 книги, 280 с, 3 альбома, 816 с. Пенза, НИИММ, 1971.
Предложено транзистор интегрированной матрицы выбирать с помощью матричного переключателя, возбуждаемого микросхемами типа 1ЛБ557, в одном варианте, и возбуждение транзистора матрицы с помощью высокоскоростной схемы с переключением тока, реализованной на дополнительной интегрированной матрице. Сделан обоснованный выбор микросхемы усилителя считывания (1УИ146), сопряжение которого с ТТЛ-схемой реализовано с помощью микросхемных серийных компонент (217 серии). Предложения доведены до реализации: У-460 и др. Руководитель работы Г.С. Смирнов, участники К.Е. Юренков, Н.В. Морозов, В.К.Петров, В.Ф. Юсупов, Н.Ф. Филатов и другие.
19. “СЕЛЕКТОР”. Отчёт по НИР, Пенза, НИИММ, 1971.
Исполнители Г.С. Смирнов (рук), К. Е. Юренков, Н. Морозов и другие. “...Единственно возможным в настоящее время средством перехода к полному использованию в ЭВМ только интегральных микросхем является конструирование цепей адресной селекции МОЗУ на основе матричных переключателей мощности. ...Задачи, решаемые по теме “СЕЛЕКТОР”, носят прикладной характер и имеют большое принципиальное и практическое значение. Показана возможность использования существующих серийных интегральных схем в цепях адресной селекции МОЗУ. При этом обеспечивается мощность выходных сигналов дешифраторов, достаточная для возбуждения адресных шин многоразрядных ЗУ, вплоть до 72 разрядов. Исследуемая схема адресной селекции помимо возможности формирования мощных импульсных сигналов при маломощных формирователях обеспечивает существенное повышение надёжности ЗУ, благодаря сохранению работоспособности при отказах формирователей тока. В работе получен ряд важных результатов, представляющих большой практический интерес для разработчиков ОЗУ: получены основные зависимости, обеспечивающие инженерный расчёт параметров схемы, исследованы паразитные параметры и оценено быстродействие подобных дешифраторов. Экспериментальные исследования проведены достаточно полно и соответствуют условиям эксплуатации. Таким образом, результаты работы по теме “СЕЛЕКТОР” позволяют решить проблему перехода к полному использованию серийных интегральных микросхем в цепях адресной селекции ЗУ. Эти результаты целесообразно использовать в новых разработках ОЗУ и опубликовать в печати.” Старший научный сотрудник Минского филиала НИЦЭВТ, к.т.н А.П. Жигалов. О проектировании трансформаторного матричного переключателя для МОЗУ с выборкой типа 3D сообщено в работе: Смирнов Г.С., Юренков К.Е. Трансформаторный дешифратор импульсов тока с микроэлектронным управлением. В сб. “Вопросы проектирования и математического обеспечения информационно-вычислительных систем”. Тезисы докладов. Под ред. Э.С. Козлова. Пенза, 1973. О схеме возбуждения обмоток запрета на базе интегрированной матрицы типа 2ТС613, базовая цепь которых возбуждается с помощью трансформаторного матричного переключателя в работе: Смирнов Г.С., Морозов Н.В., Юренков К.Е. Коммутатор импульсов тока с микроэлектронным управлением. В сб. “Вопросы проектирования и математического обеспечения информационно-вычислительных систем”. Тезисы докладов. Под ред. Э. С. Козлова. Пенза, 1973.
20. Накопитель ферритовый У-460. Комплект КД ПС3.069.032. Пенза, НИИММ, 1971.
Модульное исполнение накопителя на термостабильных ферритовых сердечниках, с интегральными схемами в электронном обрамлении, без источников вторичного питания. Матрицы – МЭ-15. Информационная ёмкость 4096х26 бит tц=2,3 мкс. Физический объём – две “уральские” панели типа Ф-1, печатный монтаж – двухсторонний. Проведены испытания опытного образца. Подготовлена КД. Разработчики: Г.С. Смирнов (рук.), В.Ф. Юсупов, Г.А. Мазо, В. П. Косоротова, Г.И. Нефедов и другие. НФ У-460 изготавливался по заказам ЦНИИСа, ВНИИЯГ, ИАТ АН СССР и других. Об устройстве сообщено в работе: Смирнов Г.С., Юренков К.Е., Юсупов В.Ф. Оперативная память для периферийных устройств. В сб. “Вопросы проектирования и математического обеспечения информационно-вычислительных систем”. Тезисы докладов. Под ред. Э.С. Козлова. Пенза, 1973.
21. “СВЯЗЬ”. ОКР. Пенза, НИИММ, 1971.
Приказом МРП СССР и Министерства связи СССР от 27.09.1971 институту задана ОКР “Разработка, изготовление и наладка образца ферритового накопителя с применением микросхем в электронном обрамлении” (Шифр “Связь”). Заказчик – ЦНИИС. Разработку вели в отделе запоминающих устройств на базе схемно-конструктивных решений по МОЗУ У-465. Ёмкость модуля – 16536х52 бит, tц=2,8 мкс, матрица – МЭ-11. Интерфейс совместим с комплексом “Урал-10”, Комплектом КД предусмотрено использование в электронике обрамления интегрированных компонент (типа диодных сборок A-247), комплекс логических элементов – диодно-транзисторный, по типу “Урал-10”. Устройство У-466 является конструктивно и функционально законченным устройством. В нём применены новые схемно-технические решения, позволившие реализовать управление МОЗУ на микроэлектронной базе без применения дискретных транзисторов. Разработчики Г.С. Смирнов (рук.), В.А. Соколов (вед. исполнитель), К.Е. Юренков, А.Н. Тесаев, Г.И. Нефедов, Ю.Э. Саксонов, В.А. Петровский, В.И. Степушкин и другие. Работа принята междуведомственной комиссией 25 апреля 1973 году. Опытный образец эксплуатировался в Риге.
22. Накопитель ферритовый У-465МВ. Техническое описание. ПС3.069.029ТО, Пенза, НИИММ, 1971.
Модернизированный (применены компоненты с приёмкой Заказчика) вариант ферритового накопителя У-465, с общей конструктивной и технологической базой. Обеспечен комплектом нестандартной контрольной и измерительной аппаратуры. Информационная ёмкость 16Кх52, или 32Кх26, или 64Кх12 бит, tц=2,8 мкс, схема выбора – 3D. Выработка координатных токов – с помощью трансформаторных матричных переключателей (Х и У) с суммированием выходной мощности (128 возбудителей в каждом), при этом обеспечивалась пренебрежимо малая зависимость импульсов тока от отдельных возбудителей, в качестве которых использовались модернизированные ДТЛ-модули устройства. Обмотки считывания и запрета – секционированы и ортогональны. Нет ни термостатирования, ни термокомпенсации токов возбуждения сердечников. В модуле традиционно, начиная с У-400, был регистр адреса и регистр слова; возможно использование модуля для комплектования машин “Урал-14”, “Урал-16”, но первоначально предполагалось использовать их в ЭВМ “Урал-11М”. Допустимо использование до 8 модулей в системе, число входных и выходных шин данных – 2, число входных шин адреса – 2, выходных – 1. Габариты 674х1517х1925 мм. Разработчики: Г.С. Смирнов (рук), В.А. Соколов, А.Н. Тесаев, В.И. Степушкин и др.
Информационно-справочный листок №021983. Министерство радиопромышленности СССР. Октябрь 1971.
23. Модуль ферритовой оперативной памяти У-3203. Комплект КД. Пенза, НИИММ, 1971.
Модуль У-3203 предназначался для использования в ЭВМ «Урал-21» и «Урал-25». Информационная ёмкость 16384х52 бит, tц=2,4 мкс, схема выборки – 3D. Конструктивная база ЕС ЭВМ, один типовой шкаф, 290 ТЭЗ 19 типов. Запоминающие сердечники – особо термостабильные М101-4П (литий-натриевой системы с присадкой кобальтового титаната). Матрица – МЭ-11, термостатирование и терморегулирование не потребовались. Возбуждение координатных шин от трансформаторного матричного переключателя с распределенной нагрузкой, построенного по схеме с суммированием входной мощности, получаемой от маломощных ИМС 169 серии. Возбудитель обмотки запрета – на транзисторе 2Т608, усилитель считывания – на 169УЛ1, логические элементы – ИМС 133 и 247 серии. Разработчики: Смирнов Г.С. (рук), Нефедов Г.И., Степушкин В.И., Морозов Н.Н. и другие.
Информационный листок №75-0216 ВИМИ, 1975.
24. Ферритовые ЗУ фирмы Plessey для малых вычислительных машин. Электроника, №15, 1971.
25. Eimbinder J., Ed. Semiconductor memories. N.Y., 1971.
Недоступная широкому кругу отечественных специалистов монография по полупроводниковой памяти. См. также Ayling J.K., Moore R.D. Main monolithic memory. IEEE J. Solid-State Circuits, v. SC-6, pp. 276-279, Oct. 1971 и (Luecke G., 1973).
26. Granot D. A memory exerciser for the selection of an optimal operating point in 3D core memory. “7th Conv. Elec. and Electron. Eng. Israel, Tel-Aviv, 1971”, Tel-Aviv, 1971, p. 173-184.
Устройство контроля ферритовой памяти (3D) для выбора оптимального рабочего режима.
27. Wiedmann S.K., Berger H.N. Small size low power bipolar memory cell. IEEE J. Solid-State Circuits. v. SC-6, №5, 1971.
Увеличение информационной ёмкости матрицы памяти оказалось возможным благодаря использованию в элементе памяти транзисторов разной проводимости (коллекторные резисторы заменены p-n-p транзисторами, остальные 4 транзистора n-p-n типа), при этом мощность рассеивания в режиме хранения снижалась до 0,1 мкВт. Схему элемента показал Огнев И.В. (1979).
29. Henn H.H. Bipolar dynamic memory cell. IEEE J. Solid-State Circuits. v. SC-6, №5, 1971.
Для уменьшения компонент в схемах полупроводниковой памяти предложено было использовать динамический режим; в таких запоминающих элементах использовалось явление заряда паразитной ёмкости и поддержание этого заряда на определенном уровне в течение некоторого времени, определяемого величинами токов утечки в схеме (при длительном хранении необходимо периодически восстанавливать этот заряд). Простая схема такого элемента памяти содержала два транзистора с двумя диодами Шоттки для ввода “1” и “0”, без нагрузочных резисторов; по величине тока, протекающего во входной шине можно было судить о значении хранимого бита (tв=50 нс, мощность – 10 мкВт/бит), Огнев И.В. (1979).
30. Радиоэлектроника за рубежом. Техническая информация. Вып. 22, 1971.
По прогнозу сбыта систем оперативной памяти в США на 1973 год 40 % систем будет построено на ферритовых сердечниках, 23% – на цилиндрических магнитных пленках, 18% – на МОП-структурах, 6% – на биполярных структурах, 13% – на сочетании МОП- и биполярных структур.
31. Запоминающие устройства с электрической перезаписью на МОП-структурах. Электроника, №10, 1971.
32. Крайзмер Л.П., Матюхин С.А., Майоркин С.Г. Память кибернетических систем. –М.: Сов. радио, 1971.
33. Anacker Wilgelm. Possible uses of charge-transfer devices and magnetic-domain devices in memory hierarchies. IEEE Trans. Magn., v. 7, №3, p. 410-415. 1971.
Об использовании доменного ЗУ в иерархических системах памяти. Некоторое время это было в поле моих интересов.
34. Научно-техническое совещание по развитию и совершенствованию запоминающих устройств для ЭВМ. Под ред. Л.П. Крайзмера. –Л.: Энергия, 1971.
Здесь: Крупский А.А., Лесников А.А., Миллер Л.Я. Многоуровневая память высокопроизводительной ЦВМ.
35. Савета Н.Н. Устройства ввода-вывода универсальных ЭЦВМ. –М.: Машиностроение, 1971, 296 с.
Впервые дано обобщение накопленного опыта по преобразованию исходной и конечной информации в универсальных ЭВМ. Подробно рассмотрено построение и использование первого отечественного алфавитно-цифрового устройства У-543, подключавшегося к машинам “Урал-2” и БЭСМ-2М, и второго, более быстрого устройства аналогичного назначения, состоявшего их печатающего блока У-544 и шкафа управления У-550. Приведены технические характеристики этих и нескольких последующих устройств.
36. Адасько В.И., Кащавцев Ю.А., Пац В.Б. Устройства ввода-вывода современных вычислительных машин. Энергия, 1971.
37. Елисеев В.К. Прецизионный аналого-цифровой преобразователь. Депонировано в сб. “Реферативная информация по радиоэлектронике”, №15, реферат 664.
См. также реферат 669 «АЦП высокой надёжности» там же и публикацию «АЦП с аппаратным контролем» в журнале «Измерительная техника» №12, с. 27-29, 1972.
38. Устройство сопряжения ЭВМ “Урал” с телефонными каналами передачи данных У-672. Комплект КД ПС3.049.011. Пенза, НИИММ, 1971.
До 16 абонентов, аппаратура передачи данных “Аккорд-1200”. Одна или две ЭВМ. Разработчики В.К. Елисеев, К.К. Буряченко, А.Д. Доля. См. информационно-справочный листок №21978 МРП СССР.
39. Устройство многоканальное приёмо-передатчиков У-685. Комплект КД. Пенза, НИИММ, 1971.
64 телеграфных канала. Назначение – для вычислительных комплексов машин “Урал” типа “БАНК” и других. Конструктивное исполнение – шкаф Ш-1, комплекс элементов, узлов и блоков “Урал-10”. Объём производства – 42 шт. Разработчики Е.Б. Рассказов и другие.
40. Устройство У-731. Протоколы лабораторных испытаний, Пенза, НИИММ, 1971.
Это устройство разметки магнитной ленты, разработанное В.А. Болотским и другими для обеспечения более качественной эксплуатации НМЛ в машинах “Урал” и вычислительных комплексах на их основе.
41. Устройство У-446. Пенза, НИИММ, 1971.
Новый лентопротяжный механизм для работы с централизованной вакуумной системой в ЭВМ “Урал”. Достигнуто улучшение эксплуатационных характеристик внешней магнитной памяти в вычислительных комплексах. Ведущий разработчик В.А. Болотский.
42. Устройство проверки накопителей У-728. Комплект КД. Пенза, НИИММ, 1971.
Устройство У-728 предназначено для проверки МОЗУ с микроэлектронным обрамлением У-460, У-3203, У-3209 и других. Настольное исполнение, разработчики: Г.С. Смирнов, Ю.Ф. Филатов (вед. разр.), А.Б. Кузнецов, А.Ф. Кожевникова, Г.А. Литвинова и другие. В последующем изготовлено три устройства.
43. ВИЗУАЛИЗАЦИЯ. ОКР, Пенза, НИИММ, июнь 1971.
Завершена работа по созданию устройства визуализации информации. Руководитель – Э.С. Козлов. Предполагалось устройство доработать, чтобы обеспечить возможность использования в ЭВМ “Урал”.
44. Пульт оператора У-646В. Комплект КД, Пенза, НИИММ, 1971.
Для использования в системах и комплексах, выполненных на машинах полупроводникового ряда “Урал”. Ведущий разработчик А.Э. Тегель.
45. Устройство комплексирования У-371. Комплект КД. Пенза, НИИММ, 1971.
Изготовлены два макета для комплексирования ЭВМ “Урал” в многомашинных комплексах, например, в комплексе “КОРУНД”. Разработчики А.С. Горшков и другие.
46. Mattson R.L. Evaluation of multilevel memories. IEEE Trans. Magn., v. MAG-7, №4, p. 814-819, December 1971.
Вопросы развития многоуровневой памяти ЭВМ всё в большей степени интересовали отечественных разработчиков. См. также работу: Авен О.И., Соколов В.Б. О некоторых способах управления оперативной памятью. Известия АН СССР. Техническая кибернетика. №2, 1971.
47. Budnik P., Kuck D.J. The Organization and Use of Parallel Memories. IEEE Trans. Comp., c. C-20, №12, pp. 1566-1569, Dec. 1971.
48. Aho A.V., Denning P.J., Ulman J.D. Principles of Optimal Page Replacement. JACM, v. 18, N1, pp. 80-93, Jan 1971.
Показано, что при определённых условиях смена страниц по требованию не хуже любого другого правила замены страниц; предложена модель для оценки эффективности алгоритма замены страниц. О страничной организации Дж. Хаин: Моделирование работы НМБ последовательной цепью. Перевод 76/61417.
49. Coffman Jr. E.G., Randell B. Performance Prediction for Extended Paged Memories. Acta Informat., v. 1, Fasc. 1, 1-13, 1971.
Предложена модель для увеличения страниц памяти; можно будет предсказать эффективность смены страниц с увеличением числа физических страниц памяти.
50. Универсальная автоматическая цифровая вычислительная машина “Урал-16”. Акт МВИ. Пенза, НИИММ, 1971.
ЭВМ “Урал-16” предназначалась, в основном, для выполнения научных расчётов. Машина одноадресная, двоичная. Комплекс элементов, узлов и блоков – “Урал-10”. Адресное пространство от 134072 до 512288 слов. В её составе арифметическое устройство У-330, устройство управления У-331, пульт управления У-635, коммутатор ферритовой памяти У-652. Периферийные и запоминающие устройства из набора устройств ряда полупроводниковых машин “Урал”. В качестве модулей оперативной памяти использованы ферритовые накопители У-454, более емкие и быстрые накопители с совместимым интерфейсом У-465 можно было использовать, но не подключались, чтобы не задерживать заводское производство. Обеспечивалась многовариантная конфигурация и многомашинное использование. Быстродействие – до 100000 операций сложения в секунду. Технические средства допускали многопрограммную работу. Диапазон рабочих температур от +5 до +40 градусов. Главный конструктор машины – Б.И. Рамеев, заместители А.Н. Невский, А.С. Горшков, В.И. Бурков, Г.С. Смирнов, В.И. Мухин. Ведущие разработчики О.Ф. Лобов, В.А. Болотский, В.К. Елисеев, М.П. Князев, Л.Н. Змачинский, Г.А. Сперанский, Н.М. Конопля, А.И. Плетминцев, Ю.И. Патрушев и многие другие. Предъявлена машина с операционной системой, В феврале с Пензенского завода ВЭМ получена головная ЭВМ “Урал-16”, в июне проведены межведомственные испытания. Пензенский завод ВЭМ изготавливал устройства машины “Урал-16” по заказам (“россыпью”).
51. ЭВМ ЕС-1020. Комплект КД. Минск. Филиал НИЦЭВТа, 1971.
На Минском заводе счётных машин начато производство разработанной под руководством В.В. Пржиялковского младшей модели “Ряда-1” универсальной электронной вычислительной машины ЕС-1020. Базовые логические элементы – интегральные микросхемы серии 155. Типовой элемент замены (140х150 мм) на двусторонней печатной плате. Типовой шкаф размером 1200х750х1600 мм. В состав машины включены процессор ЕС-2220 с вычислительным устройством ЕС-2420, мультиплексным и двумя селекторными каналами и с оперативной памятью ЕС-3220 (основная 64-256Кбайт типа 2,5D c tц=2 мкс, локальная 256 байт и мультиплексная 768-1792 байта), подсистема дисковой памяти ЕС-5551 с ЕС-5056 или 5052 по 7,25 Мбайт, подсистема НМЛ ЕС-5511 с 4-мя НМЛ-67, периферийные устройства: пишущая машинка ЕС-7070, считыватель с перфокарт ЕС-6012, ЕС-7032, перфокарточный вывод ЕС-7010, перфоленточного ввода ЕС-6022 и вывода ЕС-7022, принтер ЕС-7032 и устройства подготовки данных УПП-2М и ЕС-9020. Использовано микропрограммное управление, реализованное на постоянной памяти трансформаторного типа (магнитные сердечники П-образного типа с “обмотками” в виде печатных плат) модульной (по 256 микрокоманд) организацией. В машине выполнялись логические операции и операции с фиксированной и плавающей запятой, с десятичными числами. Обрабатывались 16-, 32- и 64-разрядные двоичные слова. Слово состояния программы – 64-разрядное, прерывания вызывались вводом-выводом, программой, при обращении к супервизору, схемами обнаружения сбоя и внешними схемами. Комплекс логических элементов – ИМС серии 155, специальные элементы – на дискретных компонентах, запоминающие сердечники с внешним диаметром 0,8 мм. Производительность – до 20000 оп/с. Программное обеспечение совместимо с программным обеспечением IBM System 360 и машин «Ряда-1» по принципу «снизу вверх». См. работу Пржиялковский В.В., Смирнов Г.Д., Мальцев Н.А., Асцатуров Р.М., Качков В.П. Электронная вычислительная машина ЕС-1020. Вопросы радиоэлектроники. Серия ЭВТ, вып. 1, 1973.
52. ЭВМ “Сура”. Пенза, НИИММ, 1971.
Завершена опытная эксплуатация машины, разработанной Н.С. Николаевым и другими.
53. УВК “ЛИСТОПРОКАТ”. Журнал эксплуатации. Запорожье, завод “Запорожсталь”, 1971.
Разработка УВК “Листопрокат” велась с 1966 года по договору с металлургическим заводом “Запорожсталь”. Стенд выполнен на базе ЭВМ “Урал-14Д”. Он предназначен для решения задач централизованного управления, контроля и оптимального регулирования производственным процессом. В качестве планирующей машины выбрана ЭВМ “Урал-14Д”. Для комплекса разработаны специализированные устройства ввода-вывода, сигнализационное табло, дисплей, дистанционное печатающее устройство и аппаратура передачи данных. В работе участвовали контрагенты Днепропетровский НИИ черной металлургии, Московский институт стали, Московский институт проблем управления АН СССР, Всесоюзный НИИ автоматизации черной металлургии. В начале 1970 года комплекс отправили заказчику. Началось внедрение и опытная эксплуатация комплекса. Исполнители Н.С. Николаев, И.В. Романчев, А.В. Муромский, К.Г. Борисов, Ю.А. Гришков, Н.А. Трусов, В.И. Петренко, Л.Н. Пункевич, И.Б. Чобруцкий, Л.Д. Шумский и другие.
54. Шигин А.Г. Цифровые вычислительные машины (Элементы и узлы). –М.: Энергия, 1971.
Учебное пособие для студентов специальности “ЭВМ”. В основе книги – курс лекций, прочитанный в МЭИ в 1967 г. Отмечено, что в ЭВМ “Урал-1”, М-20, IBM-701 использовались импульсно-потенциальные системы элементов на лампах, в “Минск-2” – на дискретных транзисторах, позже создана система микромодульных элементов. Примером схем ДТЛ служит потенциальная система элементов “Урал-10”. “Этот комплекс представляет собой набор ряда унифицированных элементов-модулей ... из которых можно построить любую схему ЦВМ. На основе таких ячеек построены современные универсальные вычислительные машины “Урал-11”, “Урал-14” и “Урал-16”.” Детальное описание комплекса “Урал-10” завершено заключением “комплекс элементов “Урал-10” имеет безусловные преимущества перед ранее рассмотренными системами. Эти преимущества заключаются прежде всего в следующем: отсутствие нетехнологических радиодеталей и, следовательно, перспективность в смысле микроминиатюризации и автоматизации производства элементов; простота схем; малое число типов схем. В настоящее время эта и подобные ей системы элементов нашли широкое применение в цифровой вычислительной технике”. Отмечу, что в дальнейшем были созданы диодно-транзисторные микросхемы, например, серия 200 фирмы Westinghouse, США, в которой “основная логическая схема элемента по существу не отличается от ранее рассмотренного элемента “Урал-10” модуля Б”, но они выполнены на превосходных транзисторах и имели меньшую задержку на каскад.
55. ВК “ГАЛЕТА”. Эскизный проект. Пенза, НИИММ, 1971.
В этом году разработан эскизный проект. В качестве базовых элементов выбраны интегральные микросхемы серии 133. Разработку процессора У-2403 вели Л.Н. Богословский, И.С. Яшина, Ю.А. Якунин и другие. Модуль ферритовой памяти У-3203 изготавливался в отделе запоминающих устройств Г.С. Смирнова и в опытном производстве института. Устройство сопряжения с объектом разрабатывали в отделе В.К. Елисеева.
56. “Урал-25”. Приказ №440 МРП, Москва, август 1971.
Предполагалось создать микроэлектронный вариант ЭВМ “Урал-16”. Техническое руководство работами по проектированию ЭВМ “Урал-25” возложено на А.С. Горшкова, разработкой ферритовой памяти – на Г.С. Смирнова, селекторного канала – на В.А. Болотского, программного обеспечения – на В.И. Буркова. 6 октября Главным конструктором назначен главный инженер НИИММ А.Н. Невский, заместителями: А.С. Горшков, В.И. Бурков, Г.С. Смирнов, М.П. Князев, С.Е Зверев. Элементная база – микросхемы серий 155, 170, 246 и другие. Конструктивно-технологическая база ЕС ЭВМ. Освоением её в опытном производстве руководил А.Н. Невский.
57. Костелянский В.М., Итенберг И.И., Лехнова Г.М. Новый набор агрегатных модулей – дальнейшее развитие АСВТ. В кн. “Механизация и автоматизация управления”, №4, Киев, 1971.
Разработка первой очереди началась в 1965 году на дискретных элементах. В состав (в конечном счёте) вошли микропрограммный автомат М-40, машина М-400 (с оперативной памятью 16К...32К 16 битовых слов), разработанная коллективами ИНЭУМ и ВУМ для научных экспериментов, М-6000 (со скоростью 200 тыс. одноадресных оп/сек при оперативной памяти 32К 16 битовых слов из модулей по 8К слов), разработанная НПО “Импульс” для управления технологическими процессами, М-7000 (с оперативной памятью до 128К 16-разрядных слов) и М-4030 (с оперативной памятью 128У...512К байт, со сверхоперативной памятью ёмкостью 384 36-разрядных слова), разработанная ВУМ с ИНЭУМ. Машины второй очереди на микросхемах освоены в 1971-1975 гг. См. также: Наумов Б.Н., Захаров В.Г., Филинов Е.Н. “Основные принципы создания агрегатных комплексов средств вычислительной техники для систем управления”. “Управляющие системы и машины”, №1, 1972, с. 104-109.
58. IBM, System 370, 1971.
Г. Катцан опубликовал книгу “Вычислительные машины системы 370”. Её русский перевод появился в 1974 году. Новая система явилась дальнейшим развитием системы 360: сохранена программная совместимость с машинами этой серии, повышена производительность, увеличена скорость обмена с устройствами ввода-вывода, улучшена эффективность работы в мультипрограммном, многопроцессорном режимах и режиме разделения времени, широко использована динамическая переадресация памяти, повсеместно применено микропрограммное управление, причём для загрузки микропрограмм использованы гибкие магнитные диски (например, в IBM-370/145). Изложены принципы построения и структура машин, внешние устройства и устройства с прямым доступом, а также модели 135, 145, 155 и 165. В числе первых моделей системы System 370/145, 370/155 и 370/165 с производительностью, соответственно, 400000, 800000 и 2000000 оп/с. Использованы новые интегральные элементы вместо гибридных ДТЛ-типа. Новой компонентой в моделях 155 и 165 стала кэш-память, что позволило увеличить цикл оперативной памяти с 600 нс. до 2000 нс. Количество байт-мультиплексных каналов достигло 5 в модели 155 и 11 – в модели 165, при этом в последней модели до 6 селекторных каналов с пропускной способностью до 1300 Кбайт/с. Номенклатура выпуска моделей в последующие годы (135 в 1972 г., 135-3, 145-3, 158, 168, 195 в 1973 г., 115, 165 в 1974 г., 125-2, 138, 158-3, 168-3 в 1976 г., 148 в 1977 г.) ещё не была известна, но было очевидно, что семейство машин фирмы получит мощное развития на аппаратном и программном уровнях.
59. Зимин В.А. Электронные вычислительные машины. Машиностроение, –М.: 1971.
Рассмотрено структурное построение ЭВМ “Урал”, “Минск”, БЭСМ. Описана транзисторная схемотехника МОЗУ 3D,4W ёмкостью 4096 37-разрядных слов с временем обращения 5,5 мкс. В устройстве использованы источники питания +3, -3, +10, -10, -15, +30, -30, +70, +150 и -150 вольт. О применяемости и серийности не сообщено.
60. ЭВМ 5Э66. М, НИИВК, август 1971.
Поставлен под наладку экспериментальный образец многопроцессорной ЭВМ 5Э66, предназначенной для работы в многомашинном комплексе СПРН. Второй образец испытан в декабре 1973 года. В машине две линии арифметических процессоров. Обеспечивался режим прохождения до 8 независимых задач. Обрабатывались слова с длиною 16, 32, 64 и 128 бит, скалярные и векторные величины. Оперативная и постоянная память первого уровня по 0,5 Мбайт, память второго уровня – 4 Мбайт. Пропускная способность мультиплексного канала – до 6 Мбайт/с. Система прерывания программ – 72 канальная. В машине 2,1 млн. микросхем «Посол» и других, 120 млн. ферритовых сердечников размещённых в 31 шкафу. Производительность – до 5 млн. оп/с. Главный конструктор М.А. Карцев. Машина 5Э66 вместе с 5Э71-5Э73 вошла в комплекс из 76 ЭВМ, соединённых линиями передачи данных длиною в десятки тысяч километров.
61. Electronics, №7, March 1971.
Сенсационное, сомнительной достоверности сообщение о создании фирмой Computer General первой оптической вычислительной машины: без убедительных подробностей. ОЗУ – голографического типа. (Такая машина и память до сих пор не созданы. – Прим. ред.)
62. Пакет программного обеспечения Д2У-14 Т1. АРМУ. Пенза, НИИММ, 1971.
Внедрен в ВЦ Министерства путей сообщения. Исполнитель – Сивохин А.В.
63. Сивохин А.В., Плетминцев А.И. Система математического обеспечения ЭВМ “Урал-14”. Диспетчер Д2У-14 и транслятор с АРМУ. Информационно-справочный листок №21984 МРП СССР. Октябрь 1971.
Отмечу, что в 1973 году в Пензе в Политехническим институтом опубликованы тезисы докладов конференции “Вопросы проектирования и математического обеспечения информационно-вычислительных систем”, включая
- Плетминцев А.И., Патрушев Ю.И. Язык АРМУ. Основные характеристики.
- Плетминцев А.И. Лосева А.Н., Патрушев Ю.И, Базеева Л.С., Ерохов В.Я., Сторожева Т.Е. Транслятор с АРМУ на ЭВМ “Урал-14”.
- Патрушев Ю.И., Плетминцев А.И., Ерохов В.Я. Автокод АКУ.
- Гейсман И.Я., Шумилов А.С. Структура операционной системы, обслуживающей ЭВМ “Урал-11”.
- Смирнов Н.И., Шумилов А.С. Структура и внутренний язык ассемблера АС1.У-11.
- Рассказов Е.Б., Павлов Е.Н., Урнев И.В. Автоматизированная система обработки банковской информации.
64. Бородулина Н.Г. Требования, предъявляемые к промежуточным языкам, используемым в системах автоматизации программирования. В сб. “Цифровая вычислительная техника и программирование”, вып. 6, –М.: Сов. Радио, 1971, с. 54-61.
Промежуточными языками между проблемно-ориентированными входными и машинными являются АРМУ, ССК и АССЕМБЛЕР в машинах, соответственно, “Урал”, “Минск-32” и IBM-360. Они снижают трудоёмкость создания трансляторов с языка высокого уровня, оцениваемую в 40-50 человеко-лет. Описан язык АЛМО.
65. Gries D. Compiler Construction for Digital Computers. 1971.
Профессор Корнельского университета изложил методы конструирования компиляторов в полном объёме курса, рекомендованного Комитетом университетских программ при ассоциации ЭВМ. Это первая и единственная в мире книга по созданию компиляторов без привязки к какому-либо языку или машине. Даны пояснения по компиляторам, ассемблерам и интерпретаторам, рассмотрены грамматики и языки, сканер, распознаватели, продукционный язык, организация памяти во время вызова программы, организация таблиц символов, семантические программы, нейтрализация ошибок, интерпретаторы, генераторы объектного кода, оптимизация программы, реализация макросредств и системы построения трансляторов. Многие материалы снабжены историческими замечаниями. Русский перевод издан в 1975 году (Д. Грис. Конструирование компиляторов для цифровых вычислительных машин. –М.: Мир, 544 с.).
66. Wirth N. The Programming Language Pascal. Acta Informatica, v. 1, pp. 35-64, 1971.
В изложении автора разработки (1970 г, Швейцарский технический институт в Цюрихе) описание языка программирования высокого уровня Паскаль, в котором определение всех переменных выполняется в отдельной секции, располагающейся в начале программы. Он удобен для составления больших программ, хорошо читаем, является полезным инструментом для изучения структурного программирования, с 1983 года введён в учебные курсы во всех средних школах США для учащихся, которые специализируются в области информатики. См. также работу “Языки программирования” (Под ред. Ф. Женюи, –М.: Мир, 1972), где изложены лекции, прочитанные специалистам 18 стран в 1966 году в летней школе, организованной НАТО, по языкам программирования: Э. Дийкстрой – по параллельным процессам, Л. Болье – по методам составления трансляторов и У. Далом – по сравнительной оценке языков.
67. Wirth N. Design of the Pascal Compiler. SOFTWARE: Practice and Experience. v. 1, pp. 309-333, 1971.
О разработке компилятора языка Паскаль.
68. Флорес А. Программное обеспечение. –М.: Мир, 1971.
К сожалению, в это время книгоиздатели не выпустили ни одной книги ни по программированию, ни по “железу” транзисторных машин “Урал”, хотя шел восьмой год с начала их выпуска и в эксплуатации находилось несколько сотен машин. Странной выглядело издание в 1972 году работы Гавриленко Е.Т. “Программирующие программы для вычислительных машин «Урал-2», «Урал-3», «Урал-4»” (–М.: Машиностроение). Книга, описывающая программирующие программы для ЭВМ “Урал” первого поколения, появилась слишком поздно.
69. Фишер Ф.П., Суиндл Д.Ф. Системы программирования. –М.: Статистика, 1971.
Рассмотрены системы символьного кодирования, автокоды, включая автокод для IBM 7070, диспетчеры, служебные программы, генераторы отчётов, системы сортировки, системы управления вводом-выводом, использование большой памяти с произвольной выборкой, языков Фортран, Кобол, табличных языков и пр. Изложение ведется на основе машины IBM-1401 (описанной в приложении), в то время имевшей наиболее широкое распространение в мире.
70. Sayers A.P., ed. The Comtre Corp. Operating System Survey. Auerbach, Princeton, New Jersey, 1971.
Описаны 14 операционных систем. См. также Hoare C.H., Perrot R.H. Operating System Techniques. Academic Press, N.Y., 1972. Это труды Международного семинара по технологии операционных систем, который состоялся в Белфасте в 1971 году.
Из книги ЭВМ «Урал» в мире публикаций и документов 1945-1972. Пенза, 2008 г.